电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA159M375DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530BA159M375DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530BA159M375DGR - - 点击查看 点击购买

530BA159M375DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530BA159M375DGR规格参数

参数名称属性值
类型XO(标准)
频率159.375MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
收集各种经典程序,算法,架构....
知识的积累,可以发生由量到质的变化。本人新手,想向各位高手收集各种经典程序,算法,架构....来研究,谢谢各位!!!(自己想出来的也可以,只要好用):rose:...
bbbaihc 51单片机
驱动开发书籍推荐
韦东山的《嵌入式Linux应用开发手册》和宋宝华的《Linux设备驱动开发详解》 哪本好些呢? 我刚计划要从单片机编程转入做底层驱动开发,哪本入门比较好? 开发板选哪个好一些...
ucavymx Linux开发
DLP3010评估套件 相关资料!
本帖最后由 蓝雨夜 于 2015-6-23 08:16 编辑 DLP3010评估套件 相关资料! ...
蓝雨夜 模拟与混合信号
【工程源码】NIOS II 软件程序固化的相关知识
本文和设计代码由FPGA爱好者小梅哥编写,未经作者许可,本文仅允许网络论坛复制转载,且转载时请标明原作者。 片上RAM和ROM的SOPC系统 1、生成hex文件 2、将hex文件添加到quartus工程 ......
小梅哥 FPGA/CPLD
FPGA经典设计案例
此内容由EEWORLD论坛网友mdy-吴伟杰原创,如需转载或用于商业用途需征得作者同意并注明出处 至简设计法经典案例 学习FPGA,最关键的是学什么?有读者学了大半年时间的FPGA,学 ......
mdy-吴伟杰 FPGA/CPLD
CE6.0中如何将串口配置信息保存到注册表?
WIN32下,CE6.0中如何将串口配置信息保存到注册表?大概过程是怎样的?应该保存在哪个主键中?...
DIDADI 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 850  970  2429  2413  1621  11  19  22  27  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved