电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591BD435M000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591BD435M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
591BD435M000DGR - - 点击查看 点击购买

591BD435M000DGR概述

SINGLE FREQUENCY XO, OE PIN 1

591BD435M000DGR规格参数

参数名称属性值
类型XO(标准)
频率435MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
关于VHDL的问题 谢谢大家帮忙看看 急~
LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ---------------------------------------- ENTITY zuoye IS PORT( cp,reset : in std_logic; Da ......
helloween 嵌入式系统
全新1602液晶显示模块 带背光带排线 2元一片
经济不景气,工厂倒闭潮来咯,一批全新的1602液晶显示模块来了,有2K片,2元一片大甩卖了,要得小伙伴们,淘宝去抢吧,趁着大主儿还没囤货,:-D https://item.taobao.com/item.htm?spm=0.0.0 ......
ylyfxzsx 淘e淘
EEWORLD大学堂----2015 TI 音频创新日 (7) 高保真度 (HIFI) 音频产品介绍
2015 TI 音频创新日 (7) 高保真度 (HIFI) 音频产品介绍:https://training.eeworld.com.cn/course/2234...
hi5 模拟电子
U盘过滤驱动禁用一个U盘后影响下一个U盘的使用,如何解决?
我做了一个disk的下层过滤驱动,根据U盘物理扇区的标识来决定是否禁用一个U盘。 我插入一个没有标识的U盘,可以禁用,只是在任务栏上有一个U盘的托盘图标。 现在的问题是: 当我想去掉这个 ......
callbeeny 嵌入式系统
监控系统
政府部门安装监控系统有什么意义,好处?...
jek9528 工业自动化与控制
六线制测量电阻原理
我是新手,刚做这方面的东西,总是找不到六线制测量的原理,有人做过的可以给我讲讲他的原理和实现方法吗??...
xieguangye 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 92  902  1786  765  741  2  48  47  11  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved