电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591BD322M266DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591BD322M266DGR在线购买

供应商 器件名称 价格 最低购买 库存  
591BD322M266DGR - - 点击查看 点击购买

591BD322M266DGR概述

SINGLE FREQUENCY XO, OE PIN 1

591BD322M266DGR规格参数

参数名称属性值
类型XO(标准)
频率322.266MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
一种预防汽车追尾碰撞报警系统的设计
 摘要:介绍了预防公路追尾碰撞报警系统,系统由信息采集单元、中央控制单元、报警电路和显示输出单元构成。信息采集单元由4种传感器完成对车辆运行状态信号采集,中央控制单元对输入信息进行 ......
guangqiji 汽车电子
stm32如何读取R13,R14的值啊?
无论用keil,iar,混合编程都可以,只要能访问就行了!!!我想编一个多任务的程序,但是连SP都不会访问!!!...
younghorse2012 stm32/stm8
AD17.1中可以执行move vertices操作吗?
看到有的版本的AD可以执行move vertices操作,意思是移动顶点,可以修改铺铜的形状。快捷键是E-M-G,但是我的AD17中没有这个选项咋回事?是版本不支持吗? ...
南山维拉 PCB设计
430单片机初学者,求指导。
430单片机初学者,求指导。 ...
Mr。树 微控制器 MCU
求助!!基于verilog描述的计数器在行为仿真时没有输出信号??
输入时钟为 1MHz 即1us,需要产生如下图所示的周期信号 20us 10us 20us ____ ________ ________ 我的思路是通过计数器 分别计数20,30,50 复位时 ......
314613767 FPGA/CPLD
一种宽带雷达幅相误差分析与校正方法
对宽带单脉冲雷达系统三通道间的幅相不一致性及相干检波器的正交通道误差对系统性能所造成的影响,进行了分析研究"提出了具体的获取误差信号的方法及相应的校正方法,并进行了仿真计算,为实际系统 ......
JasonYoo 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2001  644  931  729  2686  15  58  36  3  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved