电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590QA-BDG

产品描述OSC PROG CML 3.3V 50PPM EN/DS
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

590QA-BDG概述

OSC PROG CML 3.3V 50PPM EN/DS

590QA-BDG规格参数

参数名称属性值
类型XO(标准)
可编程类型由 Digi-Key 编程(请在网站订购单中输入您需要的频率)
可用频率范围125MHz ~ 214.999MHz
功能启用/禁用
输出CML
电压 - 电源3.3V
频率稳定度±50ppm
频率稳定性(总体)±100ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)110mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
小弟最近整了一个AD9的库,大家试试(比较全)
最近整理了一个Altium Designer 9的原理图库和PCB库。新人第一次发帖求过。 118598...
lilianhe2008 PCB设计
【在线视频】飞凌S3C6410开发板学习指导视频第一季
本文转引自 飞凌嵌入式 OK6410资料专区 目前,ARM11开发板的开发学习教程逐渐丰富起来,但专门针对某块ARM11开发板的视频几乎没有。为了更好的让用户学会使用OK6410,我们准备了这套教学视频 ......
夏忆 ARM技术
DM9000传输速率问题
目前用dm9000网卡做视频传输,遇到如下情况: 视频带宽30kb/s,发现传输一会后网卡就断网了,以后就连接不上了,除非硬件重启后才能恢复。 换用usb无线网卡没有出现这个问题,而且效果很好。 ......
s110400710 嵌入式系统
如何读取连续内存中数据??
已知连续内存中分别存放的是几个不同的变量值,这些变量值时刻变化,如何将这些变量值读取出来呢?写到*.txt文件中。 如x存放在内存地址为0x08000002中,y在0x08000004中,z在0x08000006中,如 ......
naphu 嵌入式系统
 在嵌入式的学习过程中需要注意什么?
本帖最后由 heiyanquan714 于 2018-7-27 14:07 编辑   在学习嵌入式的过程中大家肯定对于它的可靠性有疑惑,而我们在学习嵌入式的过程中又该需要注意些什么呢?小编带大家走进嵌入式的学习 ......
heiyanquan714 嵌入式系统
哪里有压缩分卷呀?
我在论坛中下了几个压缩文件,不能解压缩,提示要压缩分卷,哪里去找呀?...
zhangjun1960 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 30  2707  1823  1361  1723  9  24  13  49  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved