电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB128M000BGR

产品描述LVPECL Output Clock Oscillator, 128MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB128M000BGR概述

LVPECL Output Clock Oscillator, 128MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB128M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率128 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
有没有用过义隆的大神,求助
我用带LCD驱动的EM78P468N来做了一个带LCD段码屏显示的喷香机,老板让我用睡眠模式写,我同时设置了WDT唤醒和管脚唤醒(管脚唤醒是因为有按键要设置时间等参数),但是每次唤醒之后LCD屏就会闪烁,有 ......
EM78P153 单片机
IntPrioritySet( )和IntPriorityGroupingSet( )有什么区别
函数 IntPriorityGroupingSet( )和 IntPriorityGroupingGet( )用来管理抢占式优先级和子优先级的分组设置 函数 IntPrioritySet( )和 IntPriorityGet( )用来管理一个片内外设的优先级 两者 ......
heningbo 微控制器 MCU
单片机外围电路设计
单片机外围电路设计...
acetuo 单片机
Intel计划第四季度发布9款Merom处理器
Intel计划第四季度发布9款Merom处理器据国外网站The Inquirer报道,Intel计划在今年第四季度发布9款采用Merom核心的双核处理器,其他更多的Merom核心处理器将在2007年上半年陆续发布。 按照Inte ......
hongshao 无线连接
提问+邀请大家分析个继电器控制电路
143093 如图所示,两个达林顿管控制一个线圈,二极管D1(浪涌保护tr3的),D2的作用是什么? eeworldpostqq...
jemima 模拟电子
大赛结束了,大家有什么想法
全国大赛结束了,大家有什么想法都进来谈谈啊!好像这里开始冷清了哈! 先说说我自己吧,在这次大赛中我学到了很多,也有不少的感触,当然也体验了一下这么长时间基本不睡觉的生活哈! ......
open82977352 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1100  2177  674  586  2184  28  44  49  51  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved