电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590FA172M642DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590FA172M642DGR在线购买

供应商 器件名称 价格 最低购买 库存  
590FA172M642DGR - - 点击查看 点击购买

590FA172M642DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590FA172M642DGR规格参数

参数名称属性值
类型XO(标准)
频率172.642MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
手机控制单片机 2
想实现手机发送短信,板子上GSM模块接收短信,给单片机,单片机处理接收到的信息,然后做输出控制(其它器件) 可行性和大概步骤 已得到论坛上的朋友帮助。。。 现在想具体实现步骤了, ......
zhongyanchao 嵌入式系统
惊艳的四轴
http://swf.ws.126.net/movieplayer/-0-2_M84QSBLT3_M84QSF3CG-vimg1_ws_126_net//image/snapshot_movie/2012/7/A/E/M84QSEVAE-.swf 套用现在一句流行语:霸气侧漏!不得不感叹算法和动力之 ......
zca123 创意市集
Wince里添加录音机组件,在PB哪个目录里头??
如题,谢谢...
nanhe 嵌入式系统
编译报错源文件找不到
编译程序报错“could not open source file "DSP28335_Device.h",但是我的include里面明明有"DSP28335_Device.h"。...
母撒 DSP 与 ARM 处理器
怎样利用HEX文件 条件批量生成新的HEX文件
在成产上,不可能给源代码,只有HEX文件。 但是每个HEX文件中的代码ID又不一样,如果用源代码一个一个的去生成,这个工作量太大了, 我只知道可以自己编写一个exe的软件,可以修改HEX中ID,利 ......
川楠 51单片机
DCDC如何控制输出电压的时序
本帖最后由 elec32156 于 2017-5-17 11:00 编辑 目前系统的CORE、DDR、VIO这几路电都是分立的DCDC供给的,但是这几路电有时序要求,应该如何控制呢?请教前辈们。 ...
elec32156 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1081  2176  2730  1589  2062  35  26  20  46  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved