电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590FA161M133DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590FA161M133DGR在线购买

供应商 器件名称 价格 最低购买 库存  
590FA161M133DGR - - 点击查看 点击购买

590FA161M133DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590FA161M133DGR规格参数

参数名称属性值
类型XO(标准)
频率161.133MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
Am29lv400b的Verilog模型
看到论坛上有SDRAM和SRAM的模型,我来上传一个FALSH的模型,帮忙补全!...
wstt FPGA/CPLD
做单片机编程
做单片机编程 联系人QQ263539498 联系人邮箱jidexiu2001@yahoo.com.cn 手机:15051470217...
patch 单片机
要开发个USB驱动程序,怎么样开始?
小弟 毕业设计选了“USB驱动开发”,由于我是学JAVA 的 对VC++一点都不懂,叫我从何下手呀 早知道选个容易点的题目。有知道的 一定帮我呀 感激不尽 QQ:617084792 Email:walqclm@163.com ......
anuana 嵌入式系统
51单片机上如何实现动态的开机logo?
我是做LCD的想做个显示器的动态开机LOGO,51单片机上如何实现动态的开机logo?请教了。...
emily_fy 51单片机
多次初始化、重定义错误该怎么办?求大佬指教
467348467347467346 ...
建档扶贫对象 51单片机
同容量的电解电容和普通瓷片电容的区别
其实一直对电解 钽电容 贴片的 瓷片电容的用法你是很了解 一直只是在旁路上滤波上用的比较多 其他线路上面就用的很少 谁可以给个相关的用法 最好有资料 ...
fangfang120 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 610  621  707  88  581  58  27  32  44  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved