电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB764M000BG

产品描述LVPECL Output Clock Oscillator, 764MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB764M000BG概述

LVPECL Output Clock Oscillator, 764MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB764M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率764 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
高 频 开 关 电 源
高 频 开 关 电 源...
zbz0529 电源技术
深圳 电子硬件工程师 招聘
工作内容: 负责产品电子硬件部分的完善和升级迭代 负责电子类零部件的采购和跟踪管理 负责新产品硬件的规划和研发 负责产品硬件疑难问题的解决 任职要求: 一年以上工作经验 会基本的原 ......
sbim 求职招聘
共阴的数码管显示0-f
/******************************设计者:李文*功能:共阴的数码管显示0-f**********************************/ #include <reg52.h>#define uchar unsigned char#define uint unsigned int ......
lw209 51单片机
【晒样片】+ 凑个热闹 + 些许疑问
近期申请了两次样片,相隔不过二十多天,但是有些芯片不让申请了,不知道大家有没有发现 易电源系列的LMZ12XXX 系列之前申请了几次,都很顺利,但是最近一次出现了下图的提示 194083 ......
tianshuihu TI技术论坛
酷派(WinCE 6.0)上面的菜单怎么搞啊
我以前是做WM程序的. WM里面,菜单被弄成了Softkey了,就是手机上面的左键和右键. 现在程序在WinCE 里面,又还原成菜单了. 请问怎么搞,才能把那个搞成跟WM类似或者一样啊? 多谢大家帮忙....
sun00 嵌入式系统
中国男足被上帝附体了,3-0韩国呀
北京时间2月10日晚,2010年东亚四强赛进行第2轮争夺,中国男足迎战韩国男足,上半场仅开始4分钟,于海就利用头球为中国队取得梦幻开局,第26分钟,郜林再入一球,上半场比赛结束,中国队出人意 ......
open82977352 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1072  447  1621  2507  1242  23  46  41  36  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved