电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB923M000BGR

产品描述LVPECL Output Clock Oscillator, 923MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB923M000BGR概述

LVPECL Output Clock Oscillator, 923MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB923M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率923 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
铅酸电池充电的关键电压值及其爆炸鼓涨原因分析
一、充电析氧电压:充电时,会在正极板表面生成氧气,当充电电压较低时,生成的氧气较少,在密封的电池内会与负极板生成的氢气产生化学反应,变成水再回到电解液里面去,这是正常的。但当充电电 ......
qwqwqw2088 电源技术
拆招有礼:Keysight 数据采集仪新品DAQ970A, 招招破解测量难题
活动时间:即日起至6月17日 Keysight新品DAQ970A前身为34970A和34972A,从官方了解到,DAQ970A的这两位前辈市场占有率很高、测试数据的精准度很受业界认可,很多专业实验室都采用34970A和349 ......
EEWORLD社区 测试/测量
记忆科技苏州研发中心需求后端PR/IC验证/DFT/FPGA
记忆科技苏州需求后端PR工程师,IC验证工程师,DFT工程师,FPGA工程师,欢迎推荐自荐,推荐请联系maqiao@ramaxel.com 微信:1042746432 IC后端资深/高级工程师 岗位职责: 1 ......
maggiemamaqiao 求职招聘
请问一个关于程序加载的问题
我用的是STM320VC5402. 由于没有仿真器,所以想直接将程序加载到芯片上运行。在网上搜了很多相关的资料得知有好几种加载方式。比如串行加载、并行加载、HPI加载等等,想请教一下一大虾们这几 ......
chich DSP 与 ARM 处理器
更新个人资料 赢惊喜大礼(大礼有福禄克掌上万用表哦)
很久以前,我就说过,经常光顾论坛,时不时的就会有惊喜:pleased:今天,要给大家带来一个大surprise,是这样拼的吧:puzzle: 点击下面的链接,只需更新个人资料,如:姓名、手机 ......
eric_wang 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1933  2503  1264  242  1332  41  17  8  56  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved