电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB154M000BGR

产品描述LVPECL Output Clock Oscillator, 154MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB154M000BGR概述

LVPECL Output Clock Oscillator, 154MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB154M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率154 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
有人用省省看软件吗?
http://www.shengshengkan.com/ 节约能源,人人有责。大家一起来省电吧。 ps 有没有人有兴趣一个搞个EEWorld省电团队呢。...
hamiltoncai 聊聊、笑笑、闹闹
STM32F103驱动RA8875方案的7寸的模块介绍
STM32F103驱动RA8875方案的7寸的模块介绍 360208 360209 360210 360211 360208 360209 360210 360211 ...
sszztt stm32/stm8
请教有关GPRS模块传输数据的问题
本人想用西门子GPRS模块MC55发送数据到internet网,现在模块已经可以成功登陆GPRS网了,请问各位高手发送数据要用什么AT命令呢?谢谢!...
jiangfeng5244 嵌入式系统
高教自考全国统考课程简介:模拟电路与数字电路
高教自考全国统考课程简介:模拟电路与数字电 ChinaITLab收集整理 2006-2-24 保存本文 推荐给好友 QQ上看本站 收藏本站    本课程主要内容包括:电路分析基础、 ......
fighting 模拟电子
集中抄表史---无线模块
行业发展背景   集中抄表产品在国内从上世纪90年代发展至今,已经将近有20年的历史。其发展过程大致可划分为3个阶段。   1.1992年至1998年8月   这个时期是集抄产品从起步到获得 ......
dwzt 模拟电子
【ADALM1000】使用X-Y Plot工具观察李萨如图形
互相垂直、频率不同的两振动的合成,其合成振动波形比较复杂,在一般情况下,图形是不稳定的。但当两个振动的频率为整数比时,即可合成规则、稳定的波形,称为李萨如图形。 使用李萨如图形可以 ......
fjjjnk1234 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1510  1010  1709  1884  1117  45  7  59  53  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved