电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC000190DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531FC000190DG在线购买

供应商 器件名称 价格 最低购买 库存  
531FC000190DG - - 点击查看 点击购买

531FC000190DG概述

SINGLE FREQUENCY XO, OE PIN 1

531FC000190DG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
振荡器类型LVDS

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
糗糗糗...该死的谷歌拼音
别人机器的谷歌拼音打sdf,出来“水电费” 我的机器,谷歌拼音sdf,出来“松岛枫” :L...
richiefang 聊聊、笑笑、闹闹
PLC输出电路硬件互锁的漏洞与可怕的后果
在异步电动机的正反转控制的主电路中,两台接触器的主触点如果同时闭合,将会造成三相电源相间短路的事故,使熔断器熔断。 梯形图中的软件互锁电路并不保险,在电动机改变旋转方向的过程中,可 ......
eeleader 工业自动化与控制
蚊子直升机
这种直升机您肯定没有见过吧,是不是很出乎您的想像43918,直升机还可以设计成这样,可以说我们的设计师在设计的见解上非常独特,他总是有许多不一样的想法。正因为他跳出了常规的设计思路,所 ......
xyh_521 创意市集
EPM7128不能下载程序,一个星期了,快要疯掉了!
3个DSP项目都要用到CPLD,开板前分别使用:EPM7128STC100-15、EPM7256AETI100-7N、EPM7128AETC100-10三个片子(全新)做下载实验,编译器为QII6,其中第1片EPM7128STC100-15根本无法访问,显示无 ......
YANGLIN568 FPGA/CPLD
CS+小白求助
在用CS+按F6的时候总出现这样的错误,有人说检查硬件连线,小白求问,ez-cube的线应该怎么去连到R7F0C8021。284276 ...
ASDASDAD 瑞萨MCU/MPU
AM包络检芯片
求一款AM包络检芯片型号,调制信号有8KHZ...
20151997 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2424  2123  826  2740  232  17  52  15  53  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved