电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FC256M000DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FC256M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
530FC256M000DG - - 点击查看 点击购买

530FC256M000DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530FC256M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率256 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
ST-LINK使用问题
调试程序时显示:connection error (usb:// usb): swim error: comm init error: chip does not answer. 我用的是3合1(STM32,STM8,STLINK)板上的STLINK,MCU为STM8L152C6, 但直接用板上 ......
godzh stm32/stm8
CCS5关于GPIO_RSET()的问题
本来这个不算是个问题,但我是在是找不到原因,CCS5.2里面总是提示,GPIO_RSET();有问题,但是其他的函数象CSL_init();都是没有问题的,库我也全都添加进去了(同样的库,在CCS4里面就不会出现 ......
YXQWXN DSP 与 ARM 处理器
MSP430FR6043 超声波感应评估模块
EVM430-FR6043评估套件是一个开发平台,可用于评估MSP430FR6043在超声传感应用(例如智能燃气表)中的性能。 MSP430FR6043 MCU是一款超低功耗MCU,集成了超声感应模拟前端(USS),可进行高精 ......
Jacktang 微控制器 MCU
原理图的几个设计细节
以下是原理图的简图, 是把直流稳压源输入的Vin=24V,分别通过升压和降压的集成开关芯片, 变成两路输出Vout1,2 有以下的问题 【1】在下面升压的那一路,开关芯片的输出后为什么要并联4个 ......
shaorc 模拟电子
高分请教PDA与PC的通信问题
大家好,我现在工作上遇到一个难题,几个月都没解决好,请高手帮忙给个思路。 我现在要做的是PDA与PC上的通信,在正常情况下通过activesync,用socket就行了,但现在要实现在一台PC连接多台P ......
zt13 嵌入式系统
CE驱动程序快速入门
CE驱动程序快速入门...
xtss 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2521  2739  721  1501  1909  32  49  16  35  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved