电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570KBB001820DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570KBB001820DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570KBB001820DGR - - 点击查看 点击购买

570KBB001820DGR概述

ANY, I2C PROGRAMMABLE XO

570KBB001820DGR规格参数

参数名称属性值
类型XO(标准)
可用频率范围10MHz ~ 810MHz
功能启用/禁用
输出CML
电压 - 电源1.71 V ~ 1.89 V
频率稳定度±20ppm
频率稳定性(总体)±31.5ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)117mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
EVC OnRButtonUp
各位大大 为什么我在EVC中添加 OnRButtonUp 和 OnRButtonDown 会提示 error LNK2019: unresolved external symbol "protected: void __cdecl CWnd::OnRButtonUp(unsigned int,class CPoint)" ( ......
szfpga 嵌入式系统
美欧企业招销售经理
我是猎头有一个美欧企业招2个销售经理,工作地点分别在深圳和厦门,专科以上学历,有8年以上PLC,HMI,传感器等自动化工控产品销售经验,其中至少有5年以上的销售管理经验,有团队管理经验的 ......
闻笑真人 工作这点儿事
新闻出版广电总局取消一般题材电影剧本审查
众所周知,虽然我们的国家……但是,今天看到这则新闻很高兴,因为我们的国家在进步:)...
mmmllb 聊聊、笑笑、闹闹
【飞凌S5PV210开发板知识分享】S3C6410与s5pv210的对比
S3C6410:属于ARM11架构 S5PV210:属于Cortex-A8架构 随着时间的推移,ARM公司已经从经典的ARM架构转移到更加合理的Cortex架构上来。其中Cortex-A8最具代表性,目前平板市场很多采用 Cortex-A ......
forlinx2013 ARM技术
LINUX vivi移植内核时的配置设置
安装VIVBOOTLOADER时,那个配置文件应该怎么设置,好象就是 文件路径,有视频最好了 谢谢!...
ttkkxx Linux开发
WinHEC China 2008送的武器包(连载)
12月3-4号微软WinHEC大会将在北京万豪酒店召开,参会现场还有机会获赠七种武器,不知道这么叫是不是合适,大家上眼了,嘿嘿! http://www.htsz-service.com/winhec/winhec180.jpg 先看其中 ......
副团长夫人 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2830  959  2340  2600  645  19  15  37  8  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved