电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570BBB000938DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570BBB000938DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570BBB000938DGR - - 点击查看 点击购买

570BBB000938DGR概述

ANY, I2C PROGRAMMABLE XO

570BBB000938DGR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
振荡器类型LVDS

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
污水处理远程在线监测系统应用方案
一、项目背景 在城市污水治理中,城市污水处理设施建设已提到了城市基础设施建设的突出位置,使城市污水处理设施建设进入了一个新的发展阶段。但目前全国各地对污染源和排污河渠的水质监测 ......
xmyuneng 无线连接
74hc4051控制信号高低电平请教
74HC4051我供电的电源电压时9v 我想用高电平是3.3v的单片机c8051f350控制,高电平不够 怎么提高高电平电压那?数据手册显示9v供电时高电平最小是6.2v低电平最大2.7v ...
高手中的高手 嵌入式系统
基于Windows CENET数控系统的插补控制.pdf
47766基于Windows CENET数控系统的插补控制.pdf...
yuandayuan6999 单片机
关于密码输入程序
int input(void) { int i,j; int rece; for(i=0;i=0&&rece=0&&rece...
crazy258 嵌入式系统
DSP中的基础算法和模型的详细解析
这篇文章假设大家对DSP及RTB生态圈各种三个字母缩写的概念有初步的理解。一、整体流程首先,我们先来看一下M6D的DSP工作的整个流程: 追踪用户行为:DSP公司通常会在广告主的网站上埋点(即放 ......
fish001 DSP 与 ARM 处理器
用quartus II仿真,Verilog HDL 语言编程的四路数字抢答器
本帖最后由 依旧青葱年少 于 2020-11-27 15:47 编辑 想做个数字抢答器,为什么第二个电路无法抢答,两个模块从第一组时序图可以看出,倒计时模块和抢答模块功能没有问题,但换成第二组用倒计 ......
依旧青葱年少 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 541  573  429  2846  1211  17  1  29  34  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved