电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570BBB000133DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570BBB000133DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570BBB000133DGR - - 点击查看 点击购买

570BBB000133DGR概述

ANY, I2C PROGRAMMABLE XO

570BBB000133DGR规格参数

参数名称属性值
类型XO(标准)
可用频率范围10MHz ~ 810MHz
功能启用/禁用
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
频率稳定性(总体)±31.5ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
ATmega16L反汇编问题
ATmega16L的.hex文件反汇编后有很多例示 .word 0x0010 ; pc=0x0030(0x0060) 的语句请问是什么意思?我是用ReAVR进行的反汇编; L00BA: nop ld r0,Z and r4,r0 .word 0x0020 ; pc=0x ......
leadsky 嵌入式系统
没有IP和端口号,可以进行socket通信吗?
在使用socket通信时,无论是本机内部通信,还是两台机器通信,也无论是TCP的方式,还是UDP的方式,一般都要指定IP和端口号。在Linux开发中,如果是同一台设备内部通信,也可以不需要IP和 ......
DDZZ669 ARM技术
请问如何设置输出的数字的位置?怎样替代vc里的SetTextAlign函数?
在vc里面,Text Functions可以使用SetTextAlign函数 pdc->SetTextAlign(TA_TOP|TA_RIGHT); 而evc里不支持这样的函数,请问哪位大虾知道使用什么可以替代这些函数实现同样的功能。 evc Text M ......
weicunshang 嵌入式系统
AD6 规则检查
在机械层勾选DRC后;PCB中出现好多不合格请问怎么改规则呀 287109 ...
未来充满希望 PCB设计
急求:无线龙cc2430扩展板原理图
急求各位大虾有没有无线龙扩展板的原理图,.ddb格式的。或者谁知道在protel 99se中如何找到sp3233e、max2321、mc34063、os128064p、tps79533芯片。 如有.ddb图请发我邮箱里必有加分重谢afeii88 ......
flyingaway 嵌入式系统
EEWORLD大学堂----Atmel|SMART 基于Cortex核的MPU(二)
Atmel|SMART 基于Cortex核的MPU(二):https://training.eeworld.com.cn/course/16Atmel基于ARM的嵌入式MPU - 基于ARM Cortex-A5和ARM926EJ-S的嵌入式 MPU易于使用,是成本敏感型应用的理想之 ......
dongcuipin 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 30  2744  1280  2909  2326  39  48  44  21  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved