电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570NCA000830DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570NCA000830DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570NCA000830DGR - - 点击查看 点击购买

570NCA000830DGR概述

ANY, I2C PROGRAMMABLE XO

570NCA000830DGR规格参数

参数名称属性值
类型XO(标准)
功能启用/禁用
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±7ppm
频率稳定性(总体)±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
模电选课测试
观看完课程清单上的课程...
amperhong TI技术论坛
关于SPI模式设置
对于SPI通信,只有四个脚MOSI、MISO、CS、CLK,SPI有四种模式,那么使用SPI时是怎么设置各种模式的呢?没有时钟极性以及相位引脚啊? ...
shijizai 51单片机
【FPGA设计小技巧】关于FPGA时钟方面的几个概念:时延,中间态和速度
w当寄存器间数据传递的时延超过一个时钟周期,下游寄存器不能在下一个时钟周期采样到本时钟周期给出的上游数据,出现错误。 w当时钟来临时,寄存器输入发生变化,会采样到中间态。 - 建立 ......
eeleader FPGA/CPLD
请问有没有人往WINCE下移植FLASH播放器?
如题,有这方面的人请联系QQ:414858335...
eddy326 嵌入式系统
“任性DIY”参与活动作品汇总
本帖为“任性DIY”参与活动作品汇总,还没参与活动的快快>>>点此参与吧! Fluke 107 掌上万用表、无线蓝牙智能音箱、STM32F746G-DISCO开发板、EEWORLD十周年纪念版下载器等你拿! 任性DIY ......
eric_wang DIY/开源硬件专区
【平头哥Sipeed LicheeRV 86 Panel测评】十四、lvgl显示图片和本地时间
本帖最后由 sonicfirr 于 2022-4-25 21:03 编辑 本篇记录使用lvgl框架显示图片的过程,另外获取系统的本地时间并以标签控件显示出来。 1、lvgl的图片显示 lvgl框架中图片可以是一个文 ......
sonicfirr 国产芯片交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 302  1818  1227  662  126  16  7  18  24  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved