电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SMBG5334AE3/TR13

产品描述DIODE ZENER 3.6V 5W SMBG
产品类别分立半导体    二极管   
文件大小384KB,共5页
制造商Microsemi
官网地址https://www.microsemi.com
标准
下载文档 详细参数 全文预览

SMBG5334AE3/TR13概述

DIODE ZENER 3.6V 5W SMBG

SMBG5334AE3/TR13规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Microsemi
包装说明R-PDSO-G2
Reach Compliance Codecompliant
ECCN代码EAR99
配置SINGLE
二极管元件材料SILICON
二极管类型ZENER DIODE
JEDEC-95代码DO-215AA
JESD-30 代码R-PDSO-G2
JESD-609代码e3
湿度敏感等级1
元件数量1
端子数量2
最高工作温度150 °C
最低工作温度-65 °C
封装主体材料PLASTIC/EPOXY
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)NOT SPECIFIED
极性UNIDIRECTIONAL
最大功率耗散1.38 W
标称参考电压3.6 V
表面贴装YES
技术ZENER
端子面层MATTE TIN
端子形式GULL WING
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
最大电压容差10%
工作测试电流350 mA

文档预览

下载PDF文档
SMBG5333B thru SMBG5388B
Available
Surface Mount Silicon 5 Watt
Zener Diodes
DESCRIPTION
The SMBG5333B - SMBG5388B series of surface mount 5.0 watt Zeners provides a
selection from 3.3 to 200 volts with different tolerances as identified by suffix letter on the part
number. It is equivalent to the JEDEC registered 1N5333 thru 1N5388B with identical
electrical characteristics and testing. These parts are available with either Sn/Pb plating or a
RoHS compliant matte-tin finish. This Gull-wing design (SMBG) in the DO-215AA allows for
visible solder connections. These plastic encapsulated Zeners have a moisture classification
of “Level 1” with no dry pack required. Microsemi also offers numerous other Zener products
to meet higher and lower power applications.
Important:
For the latest information, visit our website
http://www.microsemi.com.
DO-215AA
Gull-wing Package
NOTE: All SMB series are
equivalent to prior SMS package
identifications.
FEATURES
Surface mount equivalent to JEDEC registered 1N5333 thru 1N5388 series.
Ideal for high-density and low-profile mounting.
Zener voltage available 3.3 V to 200 V.
Plus/minus 10%, 5% and 2% voltage tolerances are available.
(See
part nomenclature
block.)
RoHS compliant versions available.
Also available in:
DO-214AA Package
(J-bend surface mount)
SMBJ5333 – SMBJ5388
T-18 Package
(axial-leaded)
1N5333 – 1N5388
APPLICATIONS / BENEFITS
Regulates voltage over broad operating current and temperature ranges.
Wide selection from 3.3 to 200 V.
Non-sensitive to ESD per MIL-STD-750 method 1020.
Withstands high surge stresses.
Minimal changes of voltage versus current.
High specified maximum current (I
ZM
) with adequate heat sinking.
Moisture classification is “Level 1” per IPC/JEDEC J-STD-020B with no dry pack required.
MAXIMUM RATINGS
Parameters/Test Conditions
Junction and Storage Temperature
Thermal Resistance Junction-to-Lead
(1)
Thermal Resistance Junction-to-Ambient
o (2)
Off-State Power Dissipation @ 25 C
Forward Voltage @ 1.0 A
Solder Temperature @ 10 s
Symbol
T
J
and T
STG
R
ӨJL
R
ӨJA
P
D
V
F
T
SP
Value
-65 to +150
25
90
5.0
1.2
260
Unit
C
C/W
o
C/W
W
V
o
C
o
o
MSC – Lawrence
6 Lake Street,
Lawrence, MA 01841
Tel: 1-800-446-1158 or
(978) 620-2600
Fax: (978) 689-0803
MSC – Ireland
Gort Road Business Park,
Ennis, Co. Clare, Ireland
Tel: +353 (0) 65 6840044
Fax: +353 (0) 65 6822298
Website:
www.microsemi.com
Notes:
1. When mounted on FR4 PC board (1oz Cu) with recommended footprint (see
pad layout).
2. 5 watts at T
L
< 25
o
C, or 1.38 watts at T
A
= 25
º
C when mounted on FR4 PC board with recommended
footprint (also see
Figure 1).
T4-LDS-0246-1, Rev. 1 (120180)
©2012 Microsemi Corporation
Page 1 of 5
时间同步网络
在通信领域,“同步”概念是指频率的同步,即网络各个节点的时钟频率和相位同步,其误差应符合标准的规定。目前,在通信网中,频率和相位同步问题已经基本解决,而时间的同步还没有得到很好的解 ......
26979746 无线连接
毕业设计,音频走线方面问题请教下各位
304164 上面是功放的原理图,音源是全志A33的核心板,接功放的6和11脚,P11和P12是喇叭。 304165 请问下铺地是直接整块板一起铺地呢?还是功放单独铺地,然后一根地线接到电源接口的滤波电容 ......
z45217 PCB设计
硬件调试问题:电源网络漏电
小弟在调试一块主板,遇到了很奇怪的问题,请大家帮帮忙。 小弟的板子分为CPU板和底板,通过一个200pin的插座相连。CPU板上有CPU,Flash,SDRAM和电源芯片,底板上有USB网卡等功能芯片,输入电 ......
陶金 嵌入式系统
出一块FPGA的开发板和 cortex M4 开发板
本帖最后由 2638823746 于 2014-6-27 15:25 编辑 两个板子跟新的一样,如果低于九成九新,买了完全可以退,最近缺点钱,就出了吧, FPGA 原价 1580元,二手1200元出,买来时间 三月 M4原 ......
2638823746 淘e淘
jpeg编码
请问DM368芯片如何去做实时编码工作,现在sensor获取的原始数据为yuv格式,需要编码实现jpeg格式,dvsdk上的示例中,有实现将图片数据的文件直接编码转为jpeg的方式,我想要直接将sensor获取的 ......
huangyunxiang TI技术论坛
基于EDA工具的FPGA/CPLD开发流程
1、 文本/原理图编辑与修改。首先利用EDA工具的文本或图形编辑器将设计者的设计意图用文本(ABEL-HDL程序)或图形方式(原理图或状态图)表达出来。   2、 编译。完成设计描述后即可通过编译 ......
aimyself FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1860  1728  673  964  2575  24  33  42  46  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved