电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5120C SL002

产品描述CABLE 10COND 24AWG SHLD 500'
产品类别电线/电缆   
文件大小222KB,共4页
制造商Alpha Wire
官网地址http://www.alphawire.com/zh-CN/
标准
下载文档 详细参数 全文预览

5120C SL002概述

CABLE 10COND 24AWG SHLD 500'

5120C SL002规格参数

参数名称属性值
电缆类型多芯
导体数10
线规24 AWG
导线股数7/32
导体材料铜,镀锡
护套(绝缘)材料聚氯乙烯(PVC)
护套(绝缘)直径0.272"(6.91mm)
屏蔽类型箔,编织线
长度500.0'(152.4m)
套管颜色石板色
等级ISO 10993
特性生物相容性,加蔽线,拉绳
电压300V
工作温度-35°C ~ 105°C
使用通信,控制
护套(绝缘)厚度0.0320"(0.813mm)
导体绝缘聚氯乙烯(PVC)
屏蔽材料Suprashield®;铜,镀锡
屏蔽范围100%,70%

文档预览

下载PDF文档
Alpha Wire | 711 Lidgerwood Avenue, Elizabeth, NJ 07207
Tel: 1-800-52 ALPHA (25742), Web: www.alphawire.com
Customer Specification
PART NO. 5120C
Construction
Diameters (In)
1) Component 1
a) Conductor
b) Insulation
(1) Color Code
Cond
1
2
3
4
2) Cable Assembly
a) Twists:
b) Orientation:
c) Core Wrap
3) Shield:
a) Drain Wire
b) Braid
4) Jacket
a) Color(s)
b) Ripcord
Color
BLACK
BROWN
RED
ORANGE
10 X 1 COND
24 (7/32) AWG Tinned Copper
0.010" Wall, Nom. PVC, Semi Rigid
Alpha Wire Color Code E
Cond
5
6
7
8
10 Components Cabled
6.0 Twists/foot (min)
Components to be arranged from INSIDE
LAYER to OUTSIDE LAYER
Nonwoven Polyester Tape, 25% Overlap, Min.
A/P/A Tape, 25% Overlap, Min.
24 (7/32) AWG Tinned Copper
Tinned Copper,70% Coverage, Min.
0.032" Wall, Nom.,PVC
0.272 (0.287 Max.)
Color
YELLOW
GREEN
BLUE
VIOLET
Cond
9
10
Color
SLATE
WHITE
0.024
0.044
Slate, Black, Yellow, Orange, Blue, Green, Red, Sand Beige, White
1 End 810 Denier Nylon
ALPHA WIRE-* P/N 5120C 10C 24 AWG
XTRAGUARD(R) 1 SHIELDED (UL) TYPE CM 105C OR AWM
2464 80C 300V OR AWM 21894 105C 300V SUN RES 60C
OIL VW-1 --- LLXXXXXX CSA 105C TYPE CMG FT4
CE ROHS (SEQ FOOTAGE)
* = Factory Code
[Note: Product may have c(UL) or CSA markings depending upon plant of manufacture.]
c) Print
Applicable Specifications
vxworks6.8+QT for vxworks4.8.5,你懂的!
本人有vxworks6.8(含windml5.3、workbench3.2)和QT4.8.5商业版源码(everywhere版,支持vxworks等平台)。 有需要的联系QQ:517410237...
viva0287 实时操作系统RTOS
2410小程序 如何烧写到NAND FLASH中?
写了个小的显示控制程序,怎样烧写到NAND flash中呢?是否要用什么boot呢?还是有什么更简单的方法?谢谢啦...
weicunshang 嵌入式系统
FPGA中pll使用的问题
altera cycloneIII的FPGA,在设置PLL时出现问题, 生成后的PLL模块共四个端口:areset,inclk0,c0,locked, 将晶振时钟输入引脚直接连入inclk0,并将某个PLL_CLKOUT连接到c0, 但是观察并没有任 ......
eeleader FPGA/CPLD
请教高手:我应该如何入门呢?
请问各位:我现在想要学做linux下驱动程序开发,,应该怎样做好呢?? 有C基础,现正在学linux系统。。 急需前辈的点拔。。不甚感激~~...
thingwind 嵌入式系统
求助大神们,宽带DDC仿真
求大神帮忙,FPGA实现的宽带DDC,有什么办法可以产生线性调频的输入信号,在quartus 里进行功能仿真?我现在很头疼这个啊,不知道做的DDC有没有用,:Cry:...
zhenpeng25 FPGA/CPLD
设计中的接地问题。
接地无疑是系统设计中最为棘手的问题之一。尽管它的概念相对比较简单,实施起来却很复杂,遗憾的是,它没有一个简明扼要可以用详细步骤描述的方法来保证取得良好效果,但如果在某些细节上处理 ......
youluo 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 126  35  602  39  2099  24  21  7  13  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved