电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570AAA000107DG

产品描述OSC XO 10MHZ-945MHZ LVPECL SMD
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570AAA000107DG在线购买

供应商 器件名称 价格 最低购买 库存  
570AAA000107DG - - 点击查看 点击购买

570AAA000107DG概述

OSC XO 10MHZ-945MHZ LVPECL SMD

570AAA000107DG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明LCC8,.2X.28,100
Reach Compliance Codecompliant
安装特点SURFACE MOUNT
端子数量8
最大工作频率1417.5 MHz
最小工作频率10 MHz
标称工作频率1417.5 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源3.3 V
认证状态Not Qualified
最大压摆率130 mA
标称供电电压3.3 V
表面贴装YES
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
万能显卡驱动下载
万能显卡驱动下载http://www.qcjdwx.com/Soft/ShowSoftDown.asp?UrlID=2&SoftID=643...
fighting 测试/测量
dxp2004 原理图有好多问题·请大侠指教
刚刚接触dxp2004 画了一个原理图·检测有好多问题·请大侠给我指点一下·如何改正·还有怎么生产网络表·如何转成PCB······79728...
ash401 PCB设计
【 ST NUCLEO-H743ZI测评】+ 1、开箱并搭建环境
本帖最后由 TL-LED 于 2020-5-8 23:28 编辑 很荣幸能够获得ST NUCLEO-H743ZI开发板测评的机会,收到开发板就迫不及待的打开学习,通过开发板的例程来学习下开发环境搭建和配置。 ......
TL-LED stm32/stm8
求助大神:单片机+GSM实现发短信,数据可靠性的提高从何处下手?
单片机+GSM的硬件组合,实现了发短信的功能,请问想要提高数据传输的可靠性应从何处下手? PS:想要做一个实现发短信的功能的硬件产品的设计的话,单片机和GSM模块都可以上网买到,不太理解 ......
biu12138biu 51单片机
请问汇编指令MVPD的一个问题
各位学长:===================================我看帮助文档和书上说,MVPD这条指令是将数据从程序空间传到数据空间,可是我怎么试了一下,发现他也可以把数据从数据空间传到数据空间,甚至可以是 ......
xinyancode DSP 与 ARM 处理器
AVR显示问题
麻烦大家看下程序,数码管显示,检查了好几遍没发现问题,端口也是正确的,就是无法显示。 位选74hc138,段选74hc595 #include #include #define uchar unsigned char unsigned char table ......
为时不晚 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1887  45  1703  1432  2475  38  1  35  29  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved