电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591MB10M0000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591MB10M0000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
591MB10M0000DGR - - 点击查看 点击购买

591MB10M0000DGR概述

SINGLE FREQUENCY XO, OE PIN 1

591MB10M0000DGR规格参数

参数名称属性值
类型XO(标准)
频率10MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)125mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
【我与WEBENCH】基于TPS54331芯片的液晶屏显示终端电源设计(对比测试)
本帖最后由 fengye5340 于 2014-1-15 15:57 编辑 【方案介绍】 在一些工业应用场合,经常需要本地远程发送命令控制显示一些字符、图片和汉字等各种信息,这就需要一个智能的显示终端, ......
fengye5340 模拟与混合信号
关于AGC的PDF
625764 625763 625762 625761 625760 625759 625758 ...
btty038 无线连接
请教生成模拟器
我们BSP开发完成之后如何能生成在pc机上能用的模拟器?...
fossilren 嵌入式系统
科普:谈谈载波聚合
话说随着智能手机的普及和移动互联网的发展,各种各样的手机和平板对网速和流量的需求是越来越强烈,甚至到了如饥似渴的地步。 那么怎样才能满足人民日益增长的网速需求和网络容量有限之间的 ......
石榴姐 无线连接
晒WEBENCH设计的过程+-5V运放电源
运放在工作中是常用的东东,有的需要+/-5伏电源。 那么用WEBENCH设计将是很简单的事: 点击电源的设计输出参数: 166245 选择推荐设计: 166246 选择左上旋钮,选择成本最低:则成本最低 ......
ddllxxrr 模拟与混合信号
AD6 PCB的高级编辑技巧
对于不同要求的 PCB 电路设计, Altium Designer 6.0 提供了一些高级的编辑技巧用于满足设计的需要,主要包括放置文字、放置焊盘、放置过孔和放置填充等组件放置,以及包地、补泪滴、敷铜等 PCB ......
xiaoxin1 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1811  1809  2481  1116  545  50  54  57  52  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved