电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

71V416L12BEG

产品描述IC SRAM 4M PARALLEL 48CABGA
产品类别存储   
文件大小635KB,共9页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
标准
下载文档 详细参数 全文预览

71V416L12BEG在线购买

供应商 器件名称 价格 最低购买 库存  
71V416L12BEG - - 点击查看 点击购买

71V416L12BEG概述

IC SRAM 4M PARALLEL 48CABGA

71V416L12BEG规格参数

参数名称属性值
存储器类型易失
存储器格式SRAM
技术SRAM - 异步
存储容量4Mb (256K x 16)
写周期时间 - 字,页12ns
访问时间12ns
存储器接口并联
电压 - 电源3 V ~ 3.6 V
工作温度0°C ~ 70°C(TA)
安装类型表面贴装
封装/外壳48-TFBGA
供应商器件封装48-CABGA(9x9)

文档预览

下载PDF文档
3.3V CMOS Static RAM
4 Meg (256K x 16-Bit)
Features
Description
IDT71V416S
IDT71V416L
256K x 16 advanced high-speed CMOS Static RAM
JEDEC Center Power / GND pinout for reduced noise.
Equal access and cycle times
– Commercial and Industrial: 10/12/15ns
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly
LVTTL-compatible
Low power consumption via chip deselect
Upper and Lower Byte Enable Pins
Single 3.3V power supply
Available in 44-pin, 400 mil plastic SOJ package and a 44-
pin, 400 mil TSOP Type II package and a 48 ball grid array,
9mm x 9mm package.
Green parts available, see ordering information
The IDT71V416 is a 4,194,304-bit high-speed Static RAM organized
as 256K x 16. It is fabricated using high-performance, high-reliability
CMOS technology. This state-of-the-art technology, combined with inno-
vative circuit design techniques, provides a cost-effective solution for high-
speed memory needs.
The IDT71V416 has an output enable pin which operates as fast as
5ns, with address access times as fast as 10ns. All bidirectional inputs and
outputs of the IDT71V416 are LVTTL-compatible and operation is from a
single 3.3V supply. Fully static asynchronous circuitry is used, requiring
no clocks or refresh for operation.
The IDT71V416 is packaged in a 44-pin, 400 mil Plastic SOJ and a
44-pin, 400 mil TSOP Type II package and a 48 ball grid array, 9mm x
9mm package.
Functional Block Diagram
OE
Output
Enable
Buffer
A0 - A17
Address
Buffers
Row / Column
Decoders
8
CS
Chip
Select
Buffer
8
Sense
Amps
and
Write
Drivers
High
Byte
Output
Buffer
High
Byte
Write
Buffer
8
I/O 15
8
I/O 8
4,194,304-bit
Memory
Array
WE
Write
Enable
Buffer
16
8
Low
Byte
Output
Buffer
Low
Byte
Write
Buffer
8
I/O 7
8
8
I/O 0
BHE
Byte
Enable
Buffers
BLE
3624 drw 01
NOVEMBER 2016
1
©2016 Integrated Device Technology, Inc.
DSC-3624/11
时序仿真正确,RTL视图中输入引脚没连上任何信号
时序仿真是正确的,但rtl视图上有些引脚就是没连上,我编了一个小程序试了试,输入为16位,当输出为16位时,rtl输入引脚连接上了,但为虚线,当输出为32位时,输入引脚就没连接上,很奇怪啊,is ......
1559638992 FPGA/CPLD
美国打造“主动”疏导交通的智能交通系统
50年前,美国总统艾森豪威尔签署的《联邦补助公路法案》催生了美国州际公路系统,这张总长度42795英里的高速公路网虽然从根本上改变了当时美国的交通状况,但是却无法应对目前日益严重的交通需 ......
frozenviolet 汽车电子
IC设计建模:设计公司、EDA、封装厂商新的合作方式(个人在项目中的一些体会)
刚进入实验室几个星期,谈谈自己的一些心得体会,希望能与各位设计高手多多交流,请大家多指教:进入深亚微米设计时代,IC设计再也不可能是仅仅是IC设计人员的事情了,更小的尺寸所带来的诸如寄 ......
ys3663391 FPGA/CPLD
诚信聘请研发工程师
我公司生产医疗电子相关设备,与大学合作进行研发,现诚聘研发工程师1-2名,主要工作是接收已开发完成的项目,完善产品技术档案,已经解决一些bug,要求熟悉FPGA和嵌入式,待遇从优,广州市区上 ......
viewmed 求职招聘
USB打印机驱动相关问题
各位前辈: 我单位要改进一款打印机,他的接口是USB的,希望可以做利用这款打印机的原有驱动,并截获这个驱动发出的打印指令,修改后转发给打印机。看了一些关于驱动开发的书以后我初步的想法 ......
ruoruo1997 嵌入式系统
如果PIO引脚不连外设,内部可能怎样运行?
是否可以通过set/clear某PAx,同步改写相关的其它Register,进而控制其它信号,或作为条件呢?希望用过的朋友给个实例。先谢过~...
jelly_bessie 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1429  1969  887  2021  786  35  19  41  21  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved