电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591DB156M250DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件    振荡器   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

591DB156M250DG在线购买

供应商 器件名称 价格 最低购买 库存  
591DB156M250DG - - 点击查看 点击购买

591DB156M250DG概述

SINGLE FREQUENCY XO, OE PIN 1

591DB156M250DG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
Base Number Matches1

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
build platfor的时候出现的问题
build platfor的时候出现的问题 makeimg: FATAL ERROR: Cannot open D:\WINCE420\PUBLIC\SMDK2410vga\RelDir\SAMSUN~1\postproc\platform.bib makeimg: FATAL ERROR: Cannot open D:\WINCE4 ......
aabbccddee2 嵌入式系统
要使这个条件宏定义_POCKET_PC生效, 在EVC工程中如何设置?
EVC 中,定义了以下一个条件宏定义,意思是: 当定义了_POCKET_PC时,执行某些代码,没定义时执行另些代码. #ifdef _POCKET_PC ....... #endif ......... 要使这个条件 ......
hellen_mao 嵌入式系统
我的单片机开发之路(二)
在掌握了Keil和Protel 99以后我就正式入行了。先前我主要的工作是开发8051的汇编程序,公司主要产品是IC卡读写器(非CPU卡,使用IIC总线),那时如果会IIC总线和驱动128x64液晶就可以独挡一面了, ......
bigbat 工作这点儿事
uclinux下s3c4510b,flash为39vf160,如何才能知道flash中空闲地址?
希望能在用户程序中对flash读写数据,可是查看资料后 也不明白代码怎么存放,写了原有数据就启动不了了。uclinux下flash开始地址 FLASH_MEM_BASE=0x01000000,FLASH_SIZE=0x00200000. 而且修改 ......
joy.zhou Linux开发
Iar for ARM(Cortex-M3)的汇编语法
想学一下IAR FOR ARM ,Cortex-M3的汇编,但是不知道这个编译器的汇编语法是怎么弄得,上IAR官网找了半天也没好找不到相关资料。谁能帮忙发个相关的资料或者是给个下载地址。...
lr2131 ARM技术
LED发光二极管的结构组成
一、支架:   1)、支架的作用:用来导电和支撑   2)、支架的组成:支架由支架素材经过电镀而形成,由里到外是素材、铜、镍、铜、银这五层所组成。   3)、支架的种类:带杯支架做聚 ......
咖啡不加糖 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2222  1453  869  365  1254  3  49  34  33  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved