电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591AB187M500DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591AB187M500DG在线购买

供应商 器件名称 价格 最低购买 库存  
591AB187M500DG - - 点击查看 点击购买

591AB187M500DG概述

SINGLE FREQUENCY XO, OE PIN 1

591AB187M500DG规格参数

参数名称属性值
类型XO(标准)
频率187.5MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)125mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
[学习笔记]基于LM3Sxxx的USB开发笔记-第二部 基于LM3S9B96的USB设备固件开发
基于LM3Sxxx的USB开发笔记-第二部 基于LM3S9B96的USB设备固件开发 近期有点忙,今天刚把第二部分写完,就匆匆上传上来了,附件有本笔记的固件源码. 解压文件usb2serial.rar之后,能够得到本次 ......
Triton.zhang 微控制器 MCU
求助一段PLC梯形图设计
取一目标位置,在距目标位置70m处,速度大于6m/s,报警提示;在距目标位置50米处,速度大于5m/s,报警提示;在距目标位置20m处,速度大于2m/s,报警提示;在距离目标位置小于45m,且速度大于7m/ ......
flyedcloud 工业自动化与控制
SimCom sim300的GPRS模块开发问题
各位大哥,我正在做SIM300的GPRS部分,我用超级终端来设置该模块上网时出来了问题,我的设置是这样的: AT+CGCLASS="B" OK AT+CGDCONT=1,"IP","CMNET" OK AT+CSQ +CSQ: 22,0 OK AT+CGACT= ......
bob007_2008 嵌入式系统
理想与现实的两种爱情--<倾城之恋>
很近没看韩剧了,自从《IRIS2》看完后对韩剧有点失望,最近突然看见《太阳的 后裔》,觉得还不错。一部军旅题材的爱情剧,演技确实不错。谈到爱情书籍,不得不 说代表人物之一的:张爱玲。 ......
yaoyuanytu 聊聊、笑笑、闹闹
谈到EMC, 首先想到的就是接地!
EMC,包括EMI/ESD的问题,通常80-90%与接地设计有关。而最容易出现EMI/ESD问题的就是所谓模拟、数字及电源等接地分区以及接地方式。 其实分割地的问题对EMC设计来讲本来不应该是个问题,分割地 ......
wstt PCB设计
开怀一笑,
强  人: 你好 我想咨询一个问题 移动客服:请讲 强  人: 我有一张卡,被我家猫给吃拉,拿出来能不能用了? 移动客服:那您只能是插在手机上试一下,如果不行的话只能是去移动营业厅换 ......
天使疯子 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2402  2066  786  990  10  26  8  52  10  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved