电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591AB000172DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591AB000172DG在线购买

供应商 器件名称 价格 最低购买 库存  
591AB000172DG - - 点击查看 点击购买

591AB000172DG概述

SINGLE FREQUENCY XO, OE PIN 1

591AB000172DG规格参数

参数名称属性值
类型XO(标准)
频率172kHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)125mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
关于在UCOS+UCGUI下显示的问题
各位高手,我这UCOS+UCGUI下移植了一个2.4屏的程序到一个3.2屏上显示,但是发现3.2屏上只显示一部分,而且建立的slider在滑动时手指在触摸屏上的位置和slider的位置会差很多,请问是什么原因?2 ......
112233ab stm32/stm8
玻纤效应到底能不能通过仿真来量化
一博科技自媒体高速先生 原创文 | 黄刚 玻纤效应是一种有点悬乎的概率事件,它的悬乎性表现为在特定的情况下会发生,一旦发生了就会对高速信号产生非常巨大的影响,而且很难直接排查出来 ......
yvonneGan PCB设计
PCB
谁有PCB的详细资料,最好是做板子的视频...
fefwfWF 嵌入式系统
2410/2440裸奔时MMU以及寄存器访问和植入Wince时候有何不同?
最近想把内存改为128M,现在正在看u241mon启动代码,里面也涉及到MMU等,但是我看到2410addr.Inc文件里面的寄存器地址是物理地址的 GBLL BIG_ENDIAN__ BIG_ENDIAN__ SETL {FALSE} ;= ......
s_smmo 嵌入式系统
FPGA设计需注意的方方面面
不管你是一名逻辑设计师、硬件工程师或系统工程师,甚或拥有所有这些头衔,只要你在任何一种高速和多协议的复杂系统中使用了FPGA,你就很可能需要努力解决好器件配置、电源管理、IP集成、信号完 ......
edu118nn FPGA/CPLD
嵌入式12寸工业平板电脑
产品特性: 12.1″LCD工业级平板电脑材料采用铝美合金,体积轻巧、造型美观。达到军工级别.具备坚固、防震、防潮、防尘、耐高温多插槽和易于扩充等特点,是各种工业控制、交通控制、环保控制等 ......
xt107 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2134  2612  1620  2517  1227  40  48  7  56  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved