电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590CC100M000DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590CC100M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
590CC100M000DG - - 点击查看 点击购买

590CC100M000DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590CC100M000DG规格参数

参数名称属性值
类型XO(标准)
频率100MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)90mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
征求建议:关于模拟板块的帖子分类
坛子里有朋友反映这里的帖子分类太少了: 42860 首先,请大家谈谈是否经常会用到这个分类; 然后,请大家建议添加哪些分类?之前的建议有:添加贴图、已解决问题、心得分享几部分。 ......
soso 模拟电子
你教我嵌入式,我教你VC,可行?上海
我一直做上位机软件开发,VC又占其中的大多数时间。现在感觉嵌入式很重要,想找个人互补一下知识。 受一个帖子《你教我MFC,我教你英语,怎么样》的启发,想找个想学VC、却一直在做嵌入式开发的 ......
christy 嵌入式系统
电动车辆全球标准目录
电动车的时代来了eeworldpostqq...
杨柳青年 电源技术
请会使用6N317芯片的大佬帮忙解解疑惑
469430请问电路图这样设计以后,当单片机输出低电平时,6N317连接驱动芯片处也是输出低电平 ...
一脸懵逼 模拟电子
双核DSP调试问题
自己做了块双核DSP板子,采用两个F2812芯片,调试的时候两个芯片都能检测到,程序编译没有错误,在开发板上能顺利运行通过,但是用双核板调试时,程序就是加载不了,不知是什么问题,请各位大侠 ......
suizhihen 微控制器 MCU
张忠谋:大陆半导体制造落后台湾五年
4月21日下午消息,台积电创始人张忠谋今日在台湾参加了一个演讲,演讲中其回顾半导体简史,表示1965年的摩尔预测后续成为摩尔定律,一直到最近都还有效,也促使不少半导体公司都为了追赶晶体管 ......
eric_wang 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 681  2463  2210  1404  1798  27  17  18  34  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved