电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590BB156M250DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590BB156M250DG在线购买

供应商 器件名称 价格 最低购买 库存  
590BB156M250DG - - 点击查看 点击购买

590BB156M250DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590BB156M250DG规格参数

参数名称属性值
类型XO(标准)
频率156.25MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
关于PCB铺铜的问题。。。顶和底层铺铜会不会引起短路
本人基于STM32F4芯片做了一套板子,顶层和底层都铺了铜,顶层连接的网络是VCC(12V供电),底层连接的网络是GND,12V供电经过AMS系列稳压芯片转换为5V和3.3V,电路主要实现的是行列阵列扫描电路 ......
EdwardsThompson PCB设计
fpga 综合报错,请大侠们指点
综合时报,The logic for up does not match a standard flip-flop 程序代码大致如下,我觉得还是语法上的错误,希望大侠们指点一下啊 output flag; output up; reg ......
lwj1861 FPGA/CPLD
ADI系统方案精选(第四辑)
今天小编要给大家隆重推荐一下咱们的 ADI系统方案精选(第四辑) 【简介】 ADI系统方案精选是ADI为了方便客户设计、同时简化系统集成,主要面向中国市场推出的一系列的信号链解决方案。每个方 ......
EEWORLD社区 ADI 工业技术
数码管时钟
给大家共享下咯...
linjinhai126 单片机
BB Black 入门基础之Qt 5.2.1的编译
Qt 5.2.1的编译主要参考了以下资料armsdr.blogspot.com/2014/01/bare-metal-qt-52-on-beaglebone-black_10.htmlqt-project.org/doc/qt-5/configure-options.html我的主要步骤如下:1 去qt官网下 ......
lonerzf DSP 与 ARM 处理器
论坛主题是否能再丰富些啊
论坛主题是否能再丰富些啊,偶有时间可不可以为论坛做点贡献啊....
luvkyhj FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 926  2825  1971  131  124  7  49  38  43  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved