电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SIT9005AIT1H-25EK

产品描述OSC MEMS
产品类别无源元件   
文件大小333KB,共9页
制造商SiTime
标准
下载文档 全文预览

SIT9005AIT1H-25EK概述

OSC MEMS

文档预览

下载PDF文档
SiT9005
1 to 141 MHz EMI Reduction Oscillator
Features
Applications
Spread spectrum for EMI reduction
Wide spread % option
Center spread: from ±0.125% to ±2%, ±0.125% step size
Down spread: -0.25% to -4% with -0.25% step size
Spread profile option: Triangular, Hershey-kiss
Programmable rise/fall time for EMI reduction: 8 options,
0.25 to 40 ns
Any frequency between 1 MHz and 141 MHz accurate to
6 decimal places
100% pin-to-pin drop-in replacement to quartz-based XO’s
Excellent total frequency stability as low as ±20 ppm
Operating temperature from -40°C to 85°C.
Low power consumption of 4.0 mA typical at 1.8V
Pin1 modes: Standby, output enable, or spread disable
Fast startup time of 5 ms
LVCMOS output
Industry-standard packages
QFN: 2.0 x 1.6, 2.5 x 2.0, 3.2 x 2.5 mm
2
Contact
SiTime
for SOT23-5 (2.9 x 2.8 mm
2
)
RoHS and REACH compliant, Pb-free, Halogen-free
and Antimony-free
Surveillance camera
IP camera
Industrial motors
Flat panels
Multi function printers
PCI express
Electrical Specifications
Table 1. Electrical Characteristics
All Min and Max limits are specified over temperature and rated operating voltage with 15 pF output load unless otherwise stated.
Typical values are at 25°C and 3.3V supply voltage.
Parameters
Output Frequency Range
Symbol
Min.
Typ.
Max.
Unit
Condition
Frequency Range
f
1
141
MHz
Frequency Stability and Aging
Frequency Stability
F_stab
-20
-25
-50
Operating Temperature Range
T_use
-20
-40
Supply Voltage
Vdd
1.62
2.25
2.52
2.7
2.97
2.25
Current Consumption
OE Disable Current
Idd
I_OD
Standby Current
I_std
1.8
2.5
2.8
3.0
3.3
5.6
5.0
5.0
4.6
2.1
0.4
+20
+25
+50
+70
+85
1.98
2.75
3.08
3.3
3.63
3.63
6.5
5.5
6.5
5.2
4.3
1.5
ppm
ppm
ppm
°C
°C
V
V
V
V
V
V
mA
mA
mA
mA
µA
µA
No load condition, f = 40 MHz, Vdd = 2.5V to 3.3V
No load condition, f = 40 MHz, Vdd = 1.8V
f = 40 MHz, Vdd = 2.5V to 3.3V, OE = GND, Output in high-Z
state
f = 40 MHz, Vdd = 1.8V, OE = GND, Output in high-Z state
ST
= GND, Vdd = 2.5V to 3.3V, Output is weakly pulled down
ST
= GND, Vdd = 1.8V, Output is weakly pulled down
Inclusive of initial tolerance at 25°C, 1st year aging at 25°C, and
variations over operating temperature, rated power supply
voltage. Spread = Off.
Operating Temperature Range
Extended Commercial
Industrial
Supply Voltage and Current Consumption
Rev 1.0
September 25, 2017
www.sitime.com
和一批88级毕业的模拟电路应用设计工程师工作感受到的
看到一则帖子,转过来大家说说: 和一批88级毕业的模拟电路应用设计工程师工作感受到的 这批人都已经已经是近五十的人,在技术上已经做超过20年,他们对于我们70或80后的人所熟知 ......
wangfuchong 聊聊、笑笑、闹闹
关于传感器的一些问题,比较急
各位传感器大神好,我在网上找了一个小时也没有什么头绪,可能是我自己的原因,我不会搜索,然后呢,就想通过各位大神的力量,能不能解决,并且本人的专业和这个也没多大联系,学的课程更是没有 ......
pengzai 传感器
双向端口的仿真总结
很多初学者在写testbench进行仿真和验证的时候,被inout双向口难住了。仿真器老是提示错误不能进行。下面是我个人对inout端口写testbench仿真的一些总结,并举例进行说明。在这里先要说明一下 ......
eeleader FPGA/CPLD
号召加入:一起剖解Stellaris例程!(共学计划)
人多力量大,让我们一起学习,一点一点搞定Stellaris的例程吧!一个人埋头钻研,往往没有意思,想找个讨论的人,有时也比较困难。不如加入我们的“共学计划”,在坛子里开设一帖,记录下你每天 ......
EEWORLD社区 微控制器 MCU
跟帖抢楼表白 赢七夕惊喜好礼!
210902 想好在七夕这天给你心目中的那个她(他)什么样的惊喜了吗?{:1_102:}{:1_119:} 本周四就是传说中的七夕了,无论你是单身的还是有主的,在一起的时候可能有些话不好意思当面说出来,那 ......
eric_wang 聊聊、笑笑、闹闹
EEWORLD大学堂----潘文明至简设计法之FPGA时序约束视频
潘文明至简设计法之FPGA时序约束视频:https://training.eeworld.com.cn/course/4147...
xuehua_12 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1117  2477  2376  878  2532  15  40  9  1  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved