电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591PA-BDG

产品描述OSC PROG CMOS 3.3V 50PPM EN/DS
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591PA-BDG概述

OSC PROG CMOS 3.3V 50PPM EN/DS

591PA-BDG规格参数

参数名称属性值
类型XO(标准)
可编程类型由 Digi-Key 编程(请在网站订购单中输入您需要的频率)
可用频率范围10MHz ~ 160MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±50ppm
频率稳定性(总体)±100ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)90mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
影响Zigbee传输距离有哪些?你一定想不到是这些因素
两种:带不带PA,环境,天线 例:在海边测试,F8913D zigbee 采用PA的达到2000米,不带PA就只能500米 环境,如障碍物、同频段的wifi蓝牙干扰、穿墙、大功率电机干扰、高压电附近的强电磁场,发射功 ......
allchips 无线连接
【我与TI的结缘】+我与LaunchPad之缘
记得自己第一次使用TI的产品便是 MSP430开发板MSP-EXP430G2LaunchPad。当时参加12年的TI杯电子设计大赛,通过这个比赛,我第一次接触TI的单片机MSP430G2553。我们做的题目是基于MSP430的超 ......
涛声依旧00 TI技术论坛
PCB工程中的Design->import changes是暗色的?
改了原理图,可是PCB工程中的Design->import changes是暗色的? 很奇怪,我想了很久,开始后悔之前老师教的时候没有记下笔记,现在遇到这个问题又不知如何解决。 于是,我把压缩过的修改前 ......
Hellovictoria PCB设计
学模拟+串扰的了解
本帖最后由 dontium 于 2015-1-23 11:36 编辑 今天无意间看到了如何最大限度减少线缆设计中的串扰,特地去了解了下串扰的知识,发现其实工作中有意无意间就用到了减少串扰的一些途径。 ......
常见泽1 模拟与混合信号
wince手机的MMS的处理过程是怎样的?
哪位大牛可以给小菜鸟解答一下,谢谢!...
sunyitui 嵌入式系统
【LoRa】LoRa开发常见问题
如题:总结了LoRa开发常见的问题,分享出来,欢迎大家下载交流:)。 396539 396540 LoRa开发常见问题:396541 欢迎大家加入,stm32/LoRa物联网:304350312:lov ......
freeelectron 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2392  1143  1201  2043  1391  47  29  22  33  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved