电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AC74SCX

产品描述IC FF D-TYPE DUAL 1BIT 14SOIC
产品类别半导体    逻辑   
文件大小352KB,共13页
制造商ON Semiconductor(安森美)
官网地址http://www.onsemi.cn
标准
下载文档 详细参数 全文预览

74AC74SCX在线购买

供应商 器件名称 价格 最低购买 库存  
74AC74SCX - - 点击查看 点击购买

74AC74SCX概述

IC FF D-TYPE DUAL 1BIT 14SOIC

74AC74SCX规格参数

参数名称属性值
功能设置(预设)和复位
类型D 型
输出类型差分
元件数2
每元件位数1
时钟频率160MHz
不同 V,最大 CL 时的最大传播延迟10ns @ 5V,50pF
触发器类型正边沿
电流 - 输出高,低24mA,24mA
电压 - 电源2 V ~ 6 V
电流 - 静态(Iq)20µA
输入电容4.5pF
工作温度-40°C ~ 85°C(TA)
安装类型表面贴装
封装/外壳14-SOIC(0.154",3.90mm 宽)

文档预览

下载PDF文档
74AC74, 74ACT74 — Dual D-Type Positive Edge-Triggered Flip-Flop
January 2008
74AC74, 74ACT74
Dual D-Type Positive Edge-Triggered Flip-Flop
Features
I
CC
reduced by 50%
Output source/sink 24mA
ACT74 has TTL-compatible inputs
General Description
The AC/ACT74 is a dual D-type flip-flop with Asynchro-
nous Clear and Set inputs and complementary (Q, Q)
outputs. Information at the input is transferred to the out-
puts on the positive edge of the clock pulse. Clock trig-
gering occurs at a voltage level of the clock pulse and is
not directly related to the transition time of the positive-
going pulse. After the Clock Pulse input threshold volt-
age has been passed, the Data input is locked out and
information present will not be transferred to the outputs
until the next rising edge of the Clock Pulse input.
Asynchronous Inputs:
LOW input to S
D
(Set) sets Q to HIGH level
LOW input to C
D
(Clear) sets Q to LOW level
Clear and Set are independent of clock
Simultaneous LOW on C
D
and S
D
makes both Q and
Q HIGH
Ordering Information
Order Number
74AC74SC
74AC74SJ
74AC74MTC
74AC74PC
74ACT74SC
74ACT74SJ
74ACT74MTC
74ACT74PC
Package
Number
M14A
M14D
MTC14
N14A
M14A
M14D
MTC14
N14A
Package Description
14-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150" Narrow
14-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
14-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm
Wide
14-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300” Wide
14-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150" Narrow
14-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
14-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm
Wide
14-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300” Wide
Device also available in Tape and Reel. Specify by appending suffix letter “X” to the ordering number.
All packages are lead free per JEDEC: J-STD-020B standard.
©1988 Fairchild Semiconductor Corporation
74AC74, 74ACT74 Rev. 1.6.1
www.fairchildsemi.com
GSM网络测试仪器及其测试方法
摘 要:本文介绍无线接口测试仪器及其测试方法,包括TEMS、频谱分析仪、Umstar测试系统、CTR分析软件。  关键词:TEMS、频谱分析仪、Umstar、CTR。  随着移动通信业的发展,移动网络的日益 ......
tmily 无线连接
【基于KW41Z的智能电力监测仪的设计】第三贴:串口调试过程中的小感悟
本帖最后由 传媒学子 于 2017-6-18 17:32 编辑 本次就串口调试中出现的一个小问题进行描述,以供大家出现问题时参考。 问题描述:我开始在Kinetis DesignStudio 环境中调试串口程序,没有 ......
传媒学子 NXP MCU
NXP宽带功率器件
BLF645,BLL6H0514-25 30M-500MHZ应用、 900-1400MHZ应用 需要资料的请联系我!...
rfpower 无线连接
交叉编译环境搭建的问题
最在ubuntu下搭建交叉编译环境时,按照附录的步骤搭建,但并不顺利: 首先在Linux系统下建立目录如:/opt/toolchains/目录,再通过WinSCP软件把开发板提供的软件包拷贝到我们刚新建的目录下 ......
zhaojun_xf 嵌入式系统
勒索病毒大规模爆发后,一个英国网络安全人员通宵分析,意外的发现了病毒作者留给...
转个有意思的小故事: 昨天病毒大规模爆发后,一个英国网络安全人员通宵分析,意外的发现了病毒作者留给自己的后门... 他花了几十块钱,一瞬之间,阻止了整场网络风暴的继续传播!! 感谢这 ......
王达业 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2403  864  15  105  1411  49  58  53  57  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved