电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570WAC000159DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570WAC000159DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570WAC000159DGR - - 点击查看 点击购买

570WAC000159DGR概述

ANY, I2C PROGRAMMABLE XO

570WAC000159DGR规格参数

参数名称属性值
类型XO(标准)
可用频率范围10MHz ~ 280MHz
功能启用/禁用
输出CML
电压 - 电源1.71 V ~ 1.89 V
频率稳定度±50ppm
频率稳定性(总体)±61.5ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)117mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
【博客帮助帖】博客的邀请功能
当您在EEWORLD开通了博客之后,很想让你的朋友、同学、同事来你的空间看看吧,那么博客的邀请功能能够快速帮你实现这个愿望。 1)登录博客后,点击个人空间的导航栏右边的“邀请”,如下图 ......
小娜 为我们提建议&公告
导航角是怎么定义的
请问哪位大虾讲一下飞控里面导航角是怎么定义的,尽量详细点,多谢!详细来说就是要确定一个物体在空间的姿态,设它的局部坐标系为abc,全局坐标系为xyz,坐标原点O点重合。现在已经有了两个约 ......
rabbit_007 嵌入式系统
RFID BlueBooth 如何做
各位好: 现在我的设备想加入 RFID BLUEBOOTH ,设备是基于WINCE 的。 大家能不能给一些提示? RFID \ Bluebooth 都有什么接口的?比如 uart usb 选用uart 接口的 ......
muxuchen 嵌入式系统
适合初学者的51编程+开发板(软件包RAR格式)
对于初学者来说: 一块好的单片机学习板更加有助于提高自己的动手能力,加深自己知识掌握的程度,另一方面也可以进一步培养自己对电子技术的爱好! 有些单片机学习者苦于不知道从什么角度入手学习单 ......
dtcxn 电子竞赛
求兼职
本人毕业于中国科学院院电子工程专业,具有工学硕士学位。05年至今,在上海一直从事电子产品研发、设计等工作,目前就职于某医疗电子公司。 通过多年的项目设计和开发,积累了雄厚的技术和项目 ......
wzlovegxf 求职招聘
晒WEBENCH设计的过程+为altera的ep3se110f1152c3n设计电源供电电路
为altera的ep3se110f1152c3n设计电源供电电路 设计步骤: 第一步,选择altera的ep3se110f1152c3n,添加多个负载 164762 第二步,加入负载,编辑输入输出参数 164763 第 ......
youzizhile 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1224  2821  2652  726  1522  38  59  53  50  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved