电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570FAC000895DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570FAC000895DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570FAC000895DGR - - 点击查看 点击购买

570FAC000895DGR概述

ANY, I2C PROGRAMMABLE XO

570FAC000895DGR规格参数

参数名称属性值
类型XO(标准)
可用频率范围10MHz ~ 280MHz
功能启用/禁用
输出LVDS
电压 - 电源2.25 V ~ 2.75 V
频率稳定度±50ppm
频率稳定性(总体)±61.5ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
闸流管和双向可控硅应用的十条黄金原则(中文PDF)
173716 eeworldpostqq...
尘海月 模拟与混合信号
提高开关电源待机效率的方法
摘 要:要减小开关电源待机损耗,提高待机效率,首先要分析开关电源损耗的构成。根据损耗分析可知,切断启动电阻,降低开关频率,减小开关次数可减小待机损耗,提高待机效率。本文简要介绍提高 ......
vini 电源技术
如何在对话框程序上显示视频
需要在一个基于对话框的程序上做一个类似选择菜单的界面。不同的选项对应一个小视频窗口,以便说明该选项的功能。 在没有操作的情况下还需要轮流全屏幕的播放各个视频。 因为视频格式没有要求 ......
zzxing 嵌入式系统
PIC16f1937电平变化中断问题
我使用了RB0,RB1, RB2, RB3作为电平变化中断管脚,当RB0按下时,使得继电器1闭合(由RD0控制,继电器1控制交流220v电路的通断),当RB2按下时,使得继电器1断开,当RB2按下时,使得继电器2闭合 ......
sihhepl Microchip MCU
“首届中国研发管理高峰会” 欢迎您拨冗出席!11月22-24日,北京
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 “首届中国研发管理高峰会”邀请函 2007年11月22-24日 北京 产品开发是21世纪的工业战场,正如制造业曾是20世纪70年代和80年代的工业战 ......
cpmc 消费电子
开关电源学习小组微信群已建好~欢迎大家加入学习
学习开关电源吗?来加入我们吧! 点此跟帖报名>>>>>>>>>开关电源兴趣小组招募,只为学习开关电源!Ps:没点儿毅力的人请绕行! 开关电源学习兴趣小组微信群已经建 ......
okhxyyo 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 644  1290  316  2515  392  44  4  32  46  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved