电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570FAC000833DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570FAC000833DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570FAC000833DGR - - 点击查看 点击购买

570FAC000833DGR概述

ANY, I2C PROGRAMMABLE XO

570FAC000833DGR规格参数

参数名称属性值
类型XO(标准)
可用频率范围10MHz ~ 280MHz
功能启用/禁用
输出LVDS
电压 - 电源2.25 V ~ 2.75 V
频率稳定度±50ppm
频率稳定性(总体)±61.5ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
手机语音识别应用中DSP的选择策略
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑   随着DSP技术的进步,计算能力更强、功耗更低和体积更小的DSP已经出现,使3G手机上植入更精确更复杂的自动语音识别(ASR)功能成为可能。 ......
songbo 消费电子
vxworks可以网络引导,进去系统后ping不通
ifShow、muxShow都正常,vxworks用的5.5,目标板上网卡是8139,网络引导都成功了,ping自己和ping127.0.0.1都成功,就是ping和它对连的电脑 不通,有大神知道原因吗...
tiancaixd1 实时操作系统RTOS
基于OrCAD/PSpice9的电路优化设计过程
摘要】介绍了OrCAD/PSpice9的特点,通过实例说明了基于OrCAD/PSpice9环境下的电路优化设计过程。 1. 引言 电子设计自动化(EDA)是以电子系统设计软件为工具,借助于计算机来完成数据处理、模 ......
fighting Microchip MCU
低价出售原装评估板
低价出售TI的DM648评估板,使用过2个月,有兴趣的及时联系我们021-65879969肖...
kslc501 嵌入式系统
放大类相对于电源类,哪个难度更大?
本帖最后由 paulhyde 于 2014-9-15 09:06 编辑 我们组正在准备国赛,大家在选题时出了点分歧,不知道是选电源类还是放大类.各位高手指点指点,说说是电源类好做还是放大类好做 ...
lanjin 电子竞赛
TI工程师带你详细计算电流采样运放的DCDC电源输出线损补偿
TI 工程师 Kevin Zhang当DCDC电源输出需要经过一根长线缆才能到达负载时,由于线缆的阻抗产生压降,会导致负载端电压小于实际DCDC输出电压。为保证负载端电压在不同的负载电流下,维持我们希望 ......
alan000345 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1675  448  1207  2006  126  24  59  53  7  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved