电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570AAC000732DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570AAC000732DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570AAC000732DGR - - 点击查看 点击购买

570AAC000732DGR概述

ANY, I2C PROGRAMMABLE XO

570AAC000732DGR规格参数

参数名称属性值
类型XO(标准)
可用频率范围10MHz ~ 280MHz
功能启用/禁用
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±50ppm
频率稳定性(总体)±61.5ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
换了个icon
把自己个人blog的icon也给换了。 http://www.kernelchina.org/?q=blog/967 大家有空上去踩两脚。最近也要抓紧写,否则今年的计划写不完了。...
richiefang 聊聊、笑笑、闹闹
【MSP430共享】用于加速器控制的通用型TCP_IP-多串口协议转换器的研制
摘要: 在加速器控制领域 , 经常涉及到要将带有标准 R S - 2 3 2串行接口的设备通过以太网连接来实 现远程测控任务, 本文所介绍的设计工作解决了 8个串口设备通过一台基于 C P L D和 MS P 4 3 ......
鑫海宝贝 微控制器 MCU
发一个美信的工程师应用笔记
关于RFIC采用环天线,其效率和匹配的相信对搞数传得有点用处http://www.maxim-ic.com.cn/appnotes.cfm/appnote_number/3401...
mutoudonggua 无线连接
关于PIC单片机看门狗问题
现在做项目用的PIC32MX250F128D,配置了看门狗,main函数里有喂狗程序,后分频1:4096,下载进去程序跑飞了,为什么看门狗不复位?297050这是官方资料 ...
Doctor夫妇 Microchip MCU
使用jlink调试CC2650STK SensorTag
使用1.27mm间距的插座,飞线将CC2650STK SensorTag的JTAG接口引出,按照接口定义与jlink连接。247479 247480 安装最新的jlink驱动,本人安装的是5.12,通过jlink检测连接成功。 247481 之后 ......
buruno 无线连接
视频解码后采集到sram的程序。
这是本人写的关于将视频解码后的YCbCr422中一帧图像的亮度信号Y保存到sram中,写完一帧后从sram读出进行后续分析的verilog HDL代码。现在的问题是输出的数据仅仅是最后一个数据,而地址却是逐渐 ......
安圣基 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 211  385  1896  2553  575  41  7  17  12  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved