电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570AAC000480DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570AAC000480DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570AAC000480DGR - - 点击查看 点击购买

570AAC000480DGR概述

ANY, I2C PROGRAMMABLE XO

570AAC000480DGR规格参数

参数名称属性值
类型XO(标准)
可用频率范围10MHz ~ 280MHz
功能启用/禁用
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±50ppm
频率稳定性(总体)±61.5ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
有没有做数码相框软件开发的?
有没有做数码相框软件开发的?有个活想找人做一下 QQ:3836435...
djxgirl 嵌入式系统
AVR 机器人
最近上了三周的AVR 机器人编程,用的是欧鹏公司的车型机器人,结课时老师要求写博文,呵呵!上交作业后特意发个链接到坛里面。博文内容包括小车做任务的视频,各位有兴趣的进去瞄瞄,觉得写的好 ......
dj狂人 机器人开发
差模信号、共模信号、共模抑制比的概念
共模信号与差模信号辨析差模又称串模,指的是两根线之间的信号差值;而共模噪声又称对地噪声,指的是两根线分别对地的噪声。对于一对信号线A、B,差模干扰相当于在A与B之间加上一个干扰电压,共模 ......
Jacktang 模拟与混合信号
[转]LPC1500 系列微控制器 FAQ
LPC1500 系列微控制器 FAQ 我们可以学习下! ...
蓝雨夜 NXP MCU
怎么给kl25z建立一个usb_device 的keil工程
本帖最后由 liwenz 于 2016-6-12 09:31 编辑 我在学用kl25z , 看例子工程都还不错,编译连接,调试都可以。 其中有个工具 make_new_project-sc_Keil, 也就是建立工程模板,感觉不错。 ......
liwenz NXP MCU
东芝
东芝的产品都蛮不错的,我的优盘都是东芝的:loveliness:...
王俊凯 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1337  958  372  1871  1765  5  45  21  49  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved