电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570AAC000455DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570AAC000455DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570AAC000455DGR - - 点击查看 点击购买

570AAC000455DGR概述

ANY, I2C PROGRAMMABLE XO

570AAC000455DGR规格参数

参数名称属性值
类型XO(标准)
可用频率范围10MHz ~ 280MHz
功能启用/禁用
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±50ppm
频率稳定性(总体)±61.5ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
做项目时收集的Keeloq资料
有数据手册,KEELOQ的详细介绍及程序范例,编解码工具,在实际项目中已经得到验证,请大家放心使用。...
lovedata 无线连接
如何在IRP_MJ_PNP处理例程内实现对IRP_MP_IOCTL的处理
是这样子的, IRP_MP_IOCTL处理例程已实现对应用程序发来IOCTL的响应。 现在,不需要应用程序,直接在IRP_MJ_PNP为主功能,IRP_MN_START_DEVICE的处理例程中实现,将URB的各个参数填好,由IoBu ......
candela 嵌入式系统
串口数据如何打包啊?
目前需要用到串口,用串口发送和接受数据。但是数据都需要按包发送啊,一个头,一个尾。中间是数据包的内容,数据包的内容还要包括模块地址,长度字,命令字,数据域,校准字等。请问该如何将这 ......
jobezxy 嵌入式系统
ucos的睡眠态是一种什么状态
一直都对任务的睡眠态没有一个准确的理解.书上对任务的睡眠态的描述是这样的:"任务已经被装入内存了,可是并没有准备好运行.只是以代码的形式存在于内存中,在调用创建函数以前,处于睡眠态."俺理 ......
eeshuke 实时操作系统RTOS
【树莓派Pico测评】上电初试
由于我的电脑是win10系统,因此一插上USB就迅速的显示出了一个可移动存储设备,没有出现别的网友说的驱动问题。 板子上要是有颗电源指示LED就好了。 529718 https://www.raspberrypi.o ......
dql2016 创意市集
可怕!使用苹果手机的要注意了!看看下面的事件
本帖最后由 兰博 于 2018-10-8 08:51 编辑 近日,浙江金华的杨女士向媒体讲述自己的遭遇:“平放在桌上的苹果手机正在充电,竟然自动点开了携程APP,浏览起了酒店客房,还订了一间总统套房, ......
兰博 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 443  2926  2515  2634  550  8  45  6  59  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved