电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570AAC000404DGR

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570AAC000404DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570AAC000404DGR - - 点击查看 点击购买

570AAC000404DGR概述

ANY, I2C PROGRAMMABLE XO

570AAC000404DGR规格参数

参数名称属性值
类型XO(标准)
可用频率范围10MHz ~ 280MHz
功能启用/禁用
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±50ppm
频率稳定性(总体)±61.5ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
请问,三极管参数里的“耐压”和“功率”是什么意思?
前几天做实验,想买个三极管,但是看到这参数,不知道什么意思,有谁能告诉我的,详细一点的,还有,那个功率,是不是说三极管本身会耗功率啊?谢谢! 型 号 耐压(V) 电流(A) 功率(W) 型 号 耐 ......
maxmaxcool 模拟电子
TypeC cable线的定义
将带有emark芯片的typec cable和连接器相连,测量cable中每一根的线的含义,测量时只有一根线和连接器的pin是不通的,排除发现这根线应该为B8:SBU,用万用表测量这根线的对地阻抗大约为1kΩ左 ......
一战到底 模拟与混合信号
【雅特力AT32F421评测】女友般的I2C
IIC也是非常常用的一个外设,虽然速度不快,但胜在只需要两个管脚就搞定,还有应答机制。 细想想IIC像极了女票,你回到家,女友给你声问候(起始信号),提到你的名字(addr地址)等你回应 ......
eew_Violet 国产芯片交流
大家晒晒中秋单位发了什么福利?
在家宅着的朋友,来嗮嗮你们单位的中秋福利吧!:victory:...
maylove 聊聊、笑笑、闹闹
求助!!!急急急!!!
最近在做一个电路,遇到了麻烦,求助大家帮忙指点下,万分感谢!!! 我用运放做了一个自锁电路(比较器),实际中出现问题,运放上电初始状态,(+输入)和(-输入)都是低电平,但是输 ......
RF-刘海石 模拟电子
ccsv5时钟周期clock的setup不显示cycle.total
在运行过程中选了run-clock-enable,setup,但是setup里面没有cycle.total,只有一些interrupt,是怎么回事啊,是ccs版本的问题,还是说需要下载其他的东西呢?...
mystep DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1071  198  60  1509  1617  8  57  9  6  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved