电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

595AD250M000DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-8
产品类别无源元件   
文件大小404KB,共17页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

595AD250M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
595AD250M000DGR - - 点击查看 点击购买

595AD250M000DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-8

595AD250M000DGR规格参数

参数名称属性值
类型VCXO
频率250MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
绝对牵引范围(APR)±100ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)135mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si595
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10
TO
810 MH
Z
Features
Available with any-rate output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with
superior jitter performance
Internal fixed fundamental mode
crystal frequency ensures high
reliability and low aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating range
Si5602
Applications
Ordering Information:
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
FTTx
Clock recovery and jitter cleanup PLLs
FPGA/ASIC clock generation
See page 9.
Description
The Si595 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si595 is available with
any-rate output frequency from 10 to 810 MHz. Unlike traditional VCXOs,
where a different crystal is required for each output frequency, the Si595
uses one fixed crystal to provide a wide range of output frequencies. This IC-
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides supply noise rejection, simplifying the task of generating low-jitter
clocks in noisy environments. The Si595 IC-based VCXO is factory-
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, tuning slope, and absolute pull range (APR).
Specific configurations are factory programmed at time of shipment, thereby
eliminating the long lead times associated with custom oscillators.
Pin Assignments:
See page 8.
(Top View)
V
C
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10–810 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si595
干扰导致串口控件OnComm事件频繁发生
RThresHold属性设置为0,按理说是不会触发OnComm事件,但是干扰缺导致频繁触发该事件。串口调试器显示没有收到任何东西。有没有高手遇到过类似的问题???...
ziumber 嵌入式系统
给大家分享一个快速画很多管脚的原理图库的方法---smartgridto
242474 这是官方的说明文档,百度文库上也能找到翻译版本的。 用这种方法来画,非常方便,特别是管脚非常多的时候。 值得注意的是:一定要安装文档中在excel中建立O bj ect Kind等项目, ......
luooove PCB设计
【关注】独家推出性能卓越 接口丰富的OK6410开发板
http://www.witech.com.cn/product/up_pic/20100517_01.jpg OK6410开发板立足全面、稳定的应用需求,是专为企业级客户设计的高效、安全型产品开发平台。实 用性强是它的最大特点。OK6410 ......
wc8114994 嵌入式系统
STM32F107+lwip的tcp传输速度问题
为什么用udp传输速度可以达到8M字节每秒,用tcp只有几十K呢?SND_BUF设置也加大了,还是不行!没有采用操作系统,直接调用lwip底层接口...
stonepal stm32/stm8
什么时候ee团购搞个FPGA开发板的团购啊??
如题!!!...
inner_peace FPGA/CPLD
超低功耗MCU的选型技巧与设计思路
循序渐进式的功耗优化已经不再是超低功耗mcu的游戏规则,而是“突飞猛进”模式,与功耗相关的很多指标都不断刷新记录。我们在选择合适的超低功耗mcu时要掌握必要的技巧,在应用时还需要一些设计 ......
1247977828 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1647  840  806  596  2277  33  2  55  48  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved