电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590AD000388DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590AD000388DG在线购买

供应商 器件名称 价格 最低购买 库存  
590AD000388DG - - 点击查看 点击购买

590AD000388DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590AD000388DG规格参数

参数名称属性值
类型XO(标准)
频率388kHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)125mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
大家一起来看话剧【一双皮鞋】
时间:1935年 地点:长征途中的草地上人物:小战士和老班长 (幕布开启)小战士(惊慌失措的跑来)喊“老班长不好了,我们断粮了。”老班长(镇静的)说:“别慌别慌,再仔细找找,”小战士( ......
fish001 聊聊、笑笑、闹闹
哪位有BTS7810 BTS723的PDF
哪位有BTS7810 BTS723的PDF 谢谢...
simonprince 模拟电子
又到了高考季节,谈谈感受吧
看坛子里20多岁的年轻人挺多,都经历过高考吧~ 每年这个时候最热而且最烦躁,还要纠结于各种难题,考大学太苦了。可是过来之后又没什么感觉了,更多的只是对即将步入考场的人的关心和理解。 ......
sjl2001 聊聊、笑笑、闹闹
果然重赏之下必有勇夫!看着也很给力!
ti的这一系列活动大有全民ti的势头!不说其它的这样跟一段时间再有低功耗或相关的应用,肯定430没的跑了!...
乌合之众 微控制器 MCU
三星2416在WINCE5.0上的休眠问题,头大了。。高手进来看看。。
能够正常进入休眠模式,但是唤醒后无论有没有操作,过一小会就出现异常并死机,串口打印如下信息: 红色的是没有操作死机的打印信息: Data Abort: Thread=83f7f6d0 Proc=815fb580 'device. ......
luxiaoyu_sdc 嵌入式系统
如何在京东上兑换物品
今天看到有朋友用论坛的积分在京东兑换商品,请问如何兑换?我想用芯币兑换个电脑桌{:1_110:}...
眼大5子 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 267  1234  2820  2854  233  23  25  29  4  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved