MACHXO2 HIGH PERFORMANCE 640 LUT
参数名称 | 属性值 |
是否Rohs认证 | 符合 |
厂商名称 | Lattice(莱迪斯) |
包装说明 | , |
Reach Compliance Code | compliant |
ECCN代码 | EAR99 |
Samacsys Description | FPGA - Field Programmable Gate Array MachXO2 High Performance; 640 LUTs; 2.5/3.3V |
JESD-30 代码 | S-XQCC-N48 |
湿度敏感等级 | 3 |
可配置逻辑块数量 | 80 |
输入次数 | 40 |
逻辑单元数量 | 640 |
输出次数 | 40 |
端子数量 | 48 |
封装形状 | SQUARE |
包装方法 | TRAY |
峰值回流温度(摄氏度) | 260 |
可编程逻辑类型 | FIELD PROGRAMMABLE GATE ARRAY |
最大供电电压 | 3.6 V |
最小供电电压 | 2.375 V |
标称供电电压 | 2.5 V |
表面贴装 | YES |
端子形式 | NO LEAD |
端子位置 | QUAD |
处于峰值回流温度下的最长时间 | NOT SPECIFIED |
LCMXO2-640HC-4SG48C | DS1035 | LCMXO2-640HC-5SG48C | LCMXO2-640HC-6SG48C | LCMXO2-4000HC-C-EVN | |
---|---|---|---|---|---|
描述 | MACHXO2 HIGH PERFORMANCE 640 LUT | FPGA, 133 MHz, PBGA132 | MACHXO2 HIGH PERFORMANCE 640 LUT | MACHXO2 HIGH PERFORMANCE 640 LUT | KIT DEVELOPMENT MACHXO2 PLD |
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved