电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

511BCB-CBAG

产品描述OSC PROG LVDS 3.3V 20PPM EN/DS
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

511BCB-CBAG概述

OSC PROG LVDS 3.3V 20PPM EN/DS

511BCB-CBAG规格参数

参数名称属性值
类型XO(标准)
可编程类型由 Digi-Key 编程(请在网站订购单中输入您需要的频率)
可用频率范围170MHz ~ 250MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±20ppm
频率稳定性(总体)±30ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)23mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.197" 长 x 0.126" 宽(5.00mm x 3.20mm)
高度0.050"(1.28mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
IQmath库
1...
西点 DSP 与 ARM 处理器
软件工程vs嵌入式
学校不知道怎么搞的把我们专业换成嵌入式了(入学时专业是软件工程)现在都大三了,软件工程方面的专业课也没上过,我想问下软件工程和嵌入式在就业前景方面有些什么区别。...
爱学习的blue 嵌入式系统
组建创业团队:寻网站开发技术人员
组建创业团队:寻网站开发技术人员   在我们身边很多朋友创业的心里很矛盾,既有创业单干的激情,同时又有担心失败后结局很惨!结果思考了很长时间,最后还是决定再等等看,一月过了一月,一 ......
huangxuhui17 嵌入式系统
今日10点开播:ams音频专家剖析主动降噪耳机设计、技术趋势、潜在应用
今天我们将跟着ams音频专家,揭开“于惊雷处听歌”的神秘面纱——主动降噪,除了介绍天天刷屏的主动降噪耳机,还会讲它的技术趋势和潜在应用~ 本场直播主要看点 ......
nmg 消费电子
求助:Quartus 仿真时有毛刺
我在用Quartus 仿真时,即使是一个简单的加法器,也会出现毛刺;而且毛刺放大后,其值与理论值不符! 有没有高手遇到过这种情况,帮帮指点一下!...
樱雅月 FPGA/CPLD
DIY手机+蓝雨夜 PCB走线中
DIY手机+蓝雨夜 PCB走线中 板子大部分的线都走完了! 还要在努力努力154178 ...
蓝雨夜 DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 482  438  2839  14  2459  55  59  48  10  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved