电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530CA66M6600DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530CA66M6600DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530CA66M6600DGR - - 点击查看 点击购买

530CA66M6600DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530CA66M6600DGR规格参数

参数名称属性值
类型XO(标准)
频率66.66MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)88mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
求一字模提取软件
今天在网上找了10几个, 没一个满意的, 其实我的要求非常简单, 自己能输入文字, 并能编辑此文字, 按行排或按列排, 可编辑分辨率, 可随意转换二进制码, 十六进制码, 共阴或共阳码! 以上要求8x8 ......
简糊仙 51单片机
未定义指令
买的是北京微芯力科的开发板,付带了St公司的软件函数库,把这些函数库添加到应用程序文件,编译没问题,但仿真的时候,却总是跳出“ARM7TDMI出现异常,原因是未定义指令”。对函数库未作 ......
panhaowh2008 stm32/stm8
ADI笔记 高速ADC布局布线技巧
本帖最后由 paulhyde 于 2014-9-15 03:49 编辑 高速信号 ...
longhaozheng 电子竞赛
最全的Wi-Fi 技术的演进来了,看一下是否说全了,欢迎来补充。
在过去的 20 年中,通常被称为 Wi-Fi 的 IEEE 802.11 已从 2 Mbps 发展到千兆位以上的速度,吞吐能力提高了 1000 倍。该标准通过引入诸如 802.11n、802.11ac 和 802.11ax(Wi-Fi 6)等新协议不断 ......
alan000345 无线连接
在SPI驱动里面接收SPI数据,怎么及时处理SPI数据缓冲区才不会让一帧数据跟下一帧数据起冲突。
在SPI驱动里面接收SPI数据,怎么及时处理SPI数据缓冲区才不会让一帧数据跟下一帧数据起冲突。...
305932515 嵌入式系统
MSP430“高端”新特性Port Mapping Controller
其实Port Mapping Controller与之前MSP430的管脚复用使用PxSEL来选择是非常相似的功能。 为了方便理解下面截取一个手册中的例子: 134299 红色标出的比较明显,直接可以配置为DVSS。 下面是 ......
wstt 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 320  1217  1625  721  556  29  15  56  49  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved