电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

7024S17J

产品描述IC SRAM 64K PARALLEL 84PLCC
产品类别存储   
文件大小682KB,共22页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

7024S17J在线购买

供应商 器件名称 价格 最低购买 库存  
7024S17J - - 点击查看 点击购买

7024S17J概述

IC SRAM 64K PARALLEL 84PLCC

7024S17J规格参数

参数名称属性值
存储器类型易失
存储器格式SRAM
技术SRAM - 双端口,异步
存储容量64Kb (4K x 16)
写周期时间 - 字,页17ns
访问时间17ns
存储器接口并联
电压 - 电源4.5 V ~ 5.5 V
工作温度0°C ~ 70°C(TA)
安装类型表面贴装
封装/外壳84-LCC(J 形引线)
供应商器件封装84-PLCC(29.21x29.21)

文档预览

下载PDF文档
HIGH-SPEED
4K x 16 DUAL-PORT
STATIC RAM
Features
IDT7024S/L
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Military: 20/25/35/55/70ns (max.)
– Industrial: 55ns (max.)
– Commercial: 15/17/20/25/35/55ns (max.)
Low-power operation
– IDT7024S
Active: 750mW (typ.)
Standby: 5mW (typ.)
– IDT7024L
Active: 750mW (typ.)
Standby: 1mW (typ.)
Separate upper-byte and lower-byte control for multiplexed
bus compatibility
IDT7024 easily expands data bus width to 32 bits or more
using the Master/Slave select when cascading more than
one device
M/S = H for
BUSY
output flag on Master
M/S = L for
BUSY
input on Slave
Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Battery backup operation—2V data retention
TTL-compatible, single 5V (±10%) power supply
Available in 84-pin PGA, Flatpack, PLCC, and 100-pin Thin
Quad Flatpack
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts availble, see ordering information
Functional Block Diagram
R/W
L
UB
L
R/W
R
UB
R
LB
L
CE
L
OE
L
LB
R
CE
R
OE
R
I/O
8L
-I/O
15L
I/O
0L
-I/O
7L
BUSY
L
A
11L
A
0L
(1,2)
I/O
8R
-I/O
15R
I/O
Control
I/O
Control
I/O
0R
-I/O
7R
BUSY
R
Address
Decoder
12
(1,2)
MEMORY
ARRAY
12
Address
Decoder
A
11R
A
0R
CE
L
OE
L
R/W
L
SEM
L
(2)
INT
L
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
R
INT
R
(2)
2740 drw 01
M/S
MAY 2018
1
©2018 Integrated Device Technology, Inc.
DSC 2740/12
ADS环境下延时时间计算?
对ADS不是很熟悉,以前用Keil的时候可以软件仿真直接查看设定频率下延时函数的延时时间,但不知道ADS下是怎么看的,比如主频是60M,那下面这段延时函数的延时时间是多少呢?太菜了,还问这么低 ......
shangwlscp 嵌入式系统
电动汽车充电器电路拓扑的设计考虑
电动汽车充电器电路拓扑的设计考虑 摘要:对电动汽车车载电池的充电器进行了讨论。根据SAE J?1773对感应耦合器设计标准的规定,及不同的充电模式,给出了多种备选设计方案,并针对不同的充电模 ......
zbz0529 汽车电子
FPGA控制驱动AD9945(已解决)
问:如果我想用FPGA设计控制AD9954的驱动 那这时SDATA该如何设置 ? AD的过程中需要前级CCD提供的同步信号吗?如果需要那该怎么设置? 答:SHP、SHD、DATACLK都可以由FPGA来产生。SPI是串口 ......
也无风雨也无云 ADI 工业技术
9013 8050 8550三极管作开关用时频率可达到多大
013 8050 8550三极管作开关用时频率可达到多大0分 如题,我要用单片机io产生的pwm控制一个大功率led的亮度,用三极管做一个简单的驱动电路,大家有什么好建议...
石玉 单片机
求分析,求解答
在看例程的时候,有一个语句没看懂,求分析: TACTL = TASSEL_1 + TACLR; 其中: #define TASSEL_1 (1*0x100u) /* Timer A clock source select: 1 - ACLK */ ......
火火山 微控制器 MCU
HPS如果要跑linux的话他的api从哪里获取
用nios的时候,bsp-editor直接生成了api,可HPS为什么没有呢?如果没有api,咋办? PS:我是搞fpga的,我真心做不到哇{:1_122:} ...
ThisOneGood FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1754  2700  2287  632  946  48  53  18  2  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved