电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5T907PAGI8

产品描述IC CLK BUF 1:10 250MHZ 48TSSOP
产品类别半导体    模拟混合信号IC   
文件大小226KB,共19页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
标准
下载文档 详细参数 选型对比 全文预览

5T907PAGI8在线购买

供应商 器件名称 价格 最低购买 库存  
5T907PAGI8 - - 点击查看 点击购买

5T907PAGI8概述

IC CLK BUF 1:10 250MHZ 48TSSOP

5T907PAGI8规格参数

参数名称属性值
类型扇出缓冲器(分配)
电路数1
比率 - 输入:输出1:10
差分 - 输入:输出是/无
输入eHSTL,HSTL,LVPECL,LVTTL
输出eHSTL,HSTL,LVTTL
频率 - 最大值250MHz
电压 - 电源2.4 V ~ 2.6 V
工作温度-40°C ~ 85°C
安装类型表面贴装
封装/外壳48-TFSOP(0.240",6.10mm 宽)
供应商器件封装48-TSSOP

文档预览

下载PDF文档
2.5V Single Data Rate 1:10 Clock Buffer
Terabuffer™
FEATURES:
5T907
PRODUCT DISCONTINUATION NOTICE - LAST TIME BUY EXPIRES SEPTEMBER 7, 2016
DATASHEET
DESCRIPTION:
The 5T907 2.5V single data rate (SDR) clock buffer is a user-selectable
single-ended or differential input to ten single-ended outputs buffer built on
advanced metal CMOS technology. The SDR clock buffer fanout from a
single or differential input to ten single-ended outputs reduces the loading
on the preceding driver and provides an efficient clock distribution network.
The 5T907 can act as a translator from a differential HSTL, eHSTL, 1.8V/2.5V
LVTTL, LVEPECL, or single-ended 1.8V/2.5V LVTTL input to HSTL, eHSTL,
1.8V/2.5V LVTTL outputs. Selectable interface is controlled by 3-level
input signals that may be hard-wired to appropriate high-mid-low levels.
The 5T907 has two output banks that can be asynchronously enabled/
disabled. Multiple power and grounds reduce noise.
APPLICATIONS:
Guaranteed Low Skew < 125ps (max)
Very low duty cycle distortion
High speed propagation delay < 2.5ns. (max)
Up to 250MHz operation
Very low CMOS power levels
1.5V V
DDQ
for HSTL interface
Hot insertable and over-voltage tolerant inputs
3-level inputs for selectable interface
Selectable HSTL, eHSTL, 1.8V / 2.5V LVTTL, or LVEPECL input
interface
Selectable differential or single-ended inputs and ten single-end-
ed outputs
2.5V V
DD
Available in TSSOP package
NOT RECOMMENDED FOR NEW DESIGNS
For new designs use functional replacement 8T39S11
• Clock and signal distribution
FUNCTIONAL BLOCK DIAGRAM
5T907 REVISION A APRIL 11, 2014
1
©2015 Integrated Device Technology, Inc.

5T907PAGI8相似产品对比

5T907PAGI8
描述 IC CLK BUF 1:10 250MHZ 48TSSOP
类型 扇出缓冲器(分配)
电路数 1
比率 - 输入:输出 1:10
差分 - 输入:输出 是/无
输入 eHSTL,HSTL,LVPECL,LVTTL
输出 eHSTL,HSTL,LVTTL
频率 - 最大值 250MHz
电压 - 电源 2.4 V ~ 2.6 V
工作温度 -40°C ~ 85°C
安装类型 表面贴装
封装/外壳 48-TFSOP(0.240",6.10mm 宽)
供应商器件封装 48-TSSOP

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1176  118  255  2245  1266  46  57  49  11  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved