电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74HC107PW,118

产品描述IC FF JK TYPE DUAL 1BIT 14TSSOP
产品类别逻辑    逻辑   
文件大小800KB,共18页
制造商Nexperia
官网地址https://www.nexperia.com
标准
下载文档 详细参数 选型对比 全文预览

74HC107PW,118概述

IC FF JK TYPE DUAL 1BIT 14TSSOP

74HC107PW,118规格参数

参数名称属性值
Brand NameNexperia
是否Rohs认证符合
厂商名称Nexperia
零件包装代码TSSOP
包装说明TSSOP,
针数14
制造商包装代码SOT402-1
Reach Compliance Codecompliant
Samacsys Description74HC(T)107 - Dual JK flip-flop with reset; negative-edge trigger@en-us
系列HC/UH
JESD-30 代码R-PDSO-G14
JESD-609代码e4
长度5 mm
负载电容(CL)50 pF
逻辑集成电路类型J-K FLIP-FLOP
湿度敏感等级1
位数2
功能数量2
端子数量14
最高工作温度125 °C
最低工作温度-40 °C
输出极性COMPLEMENTARY
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)260
传播延迟(tpd)48 ns
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电压 (Vsup)6 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
触发器类型NEGATIVE EDGE
宽度4.4 mm
最小 fmax60 MHz
Base Number Matches1

文档预览

下载PDF文档
74HC107; 74HCT107
Dual JK flip-flop with reset; negative-edge trigger
Rev. 5 — 30 November 2015
Product data sheet
1. General description
The 74HC107; 74HCT107 is a dual negative edge triggered JK flip-flop featuring
individual J and K inputs, clock (CP) and reset (R) inputs and complementary Q and Q
outputs. The reset is an asynchronous active LOW input and operates independently of
the clock input. The J and K inputs control the state changes of the flip-flops as described
in the mode select function table. The J and K inputs must be stable one set-up time prior
to the HIGH-to-LOW clock transition for predictable operation. Inputs include clamp
diodes that enable the use of current limiting resistors to interface inputs to voltages in
excess of V
CC
.
2. Features and benefits
Complies with JEDEC standard no. 7A
Input levels:
The 74HC107: CMOS levels
The 74HCT107: TTL levels
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-A exceeds 200 V
Multiple package options
Specified from
40 C
to +85
C
and from
40 C
to +125
C
3. Ordering information
Table 1.
Ordering information
Package
Temperature range
74HC107D
74HCT107D
74HC107DB
74HC107PW
40 C
to +125
C
40 C
to +125
C
SSOP14
TSSOP14
40 C
to +125
C
Name
SO14
Description
plastic small outline package; 14 leads; body width
3.9 mm
plastic shrink small outline package; 14 leads; body
width 5.3 mm
Version
SOT108-1
SOT337-1
Type number
plastic thin shrink small outline package; 14 leads; body SOT402-1
width 4.4 mm

74HC107PW,118相似产品对比

74HC107PW,118 74HC107D,652 74HC107DB,112 74HCT107D,653 74HCT107D,652 74HC107PW,112 74HC107D,653
描述 IC FF JK TYPE DUAL 1BIT 14TSSOP 74HC(T)107 - Dual JK flip-flop with reset; negative-edge trigger SOIC 14-Pin IC FF JK TYPE DUAL 1BIT 14SSOP IC FF JK TYPE DUAL 1BIT 14SO IC FF JK TYPE DUAL 1BIT 14SO IC FF JK TYPE DUAL 1BIT 14TSSOP IC FF JK TYPE DUAL 1BIT 14SO
Brand Name Nexperia Nexperia Nexperia Nexperia Nexperia Nexperia Nexperia
零件包装代码 TSSOP SOIC SSOP1 SOIC SOIC TSSOP SOIC
包装说明 TSSOP, PLASTIC, SO-14 SSOP, SOP, SOP, TSSOP, PLASTIC, SO-14
针数 14 14 14 14 14 14 14
制造商包装代码 SOT402-1 SOT108-1 SOT337-1 SOT108-1 SOT108-1 SOT402-1 SOT108-1
Reach Compliance Code compliant compliant compliant compliant compliant compliant compliant
系列 HC/UH HC/UH HC/UH HCT HCT HC/UH HC/UH
JESD-30 代码 R-PDSO-G14 R-PDSO-G14 R-PDSO-G14 R-PDSO-G14 R-PDSO-G14 R-PDSO-G14 R-PDSO-G14
JESD-609代码 e4 e4 e4 e4 e4 e4 e4
长度 5 mm 8.65 mm 6.2 mm 8.65 mm 8.65 mm 5 mm 8.65 mm
负载电容(CL) 50 pF 50 pF 50 pF 50 pF 50 pF 50 pF 50 pF
逻辑集成电路类型 J-K FLIP-FLOP J-K FLIP-FLOP J-K FLIP-FLOP J-K FLIP-FLOP J-K FLIP-FLOP J-K FLIP-FLOP J-K FLIP-FLOP
湿度敏感等级 1 1 1 1 1 1 1
位数 2 2 2 2 2 2 2
功能数量 2 2 2 2 2 2 2
端子数量 14 14 14 14 14 14 14
最高工作温度 125 °C 125 °C 125 °C 125 °C 125 °C 125 °C 125 °C
最低工作温度 -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C
输出极性 COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSSOP SOP SSOP SOP SOP TSSOP SOP
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE
峰值回流温度(摄氏度) 260 260 260 260 260 260 260
传播延迟(tpd) 48 ns 48 ns 48 ns 54 ns 54 ns 48 ns 48 ns
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified
座面最大高度 1.1 mm 1.75 mm 2 mm 1.75 mm 1.75 mm 1.1 mm 1.75 mm
最大供电电压 (Vsup) 6 V 6 V 6 V 5.5 V 5.5 V 6 V 6 V
最小供电电压 (Vsup) 2 V 2 V 2 V 4.5 V 4.5 V 2 V 2 V
标称供电电压 (Vsup) 5 V 5 V 5 V 5 V 5 V 5 V 5 V
表面贴装 YES YES YES YES YES YES YES
技术 CMOS CMOS CMOS CMOS CMOS CMOS CMOS
温度等级 AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE
端子面层 Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式 GULL WING GULL WING GULL WING GULL WING GULL WING GULL WING GULL WING
端子节距 0.65 mm 1.27 mm 0.65 mm 1.27 mm 1.27 mm 0.65 mm 1.27 mm
端子位置 DUAL DUAL DUAL DUAL DUAL DUAL DUAL
处于峰值回流温度下的最长时间 30 30 30 30 30 30 30
触发器类型 NEGATIVE EDGE NEGATIVE EDGE NEGATIVE EDGE NEGATIVE EDGE NEGATIVE EDGE NEGATIVE EDGE NEGATIVE EDGE
宽度 4.4 mm 3.9 mm 5.3 mm 3.9 mm 3.9 mm 4.4 mm 3.9 mm
最小 fmax 60 MHz 60 MHz 60 MHz 60 MHz 60 MHz 60 MHz 60 MHz
是否Rohs认证 符合 符合 - - 符合 符合 符合
厂商名称 Nexperia Nexperia Nexperia Nexperia - Nexperia Nexperia
Samacsys Description 74HC(T)107 - Dual JK flip-flop with reset; negative-edge trigger@en-us - 74HC(T)107 - Dual JK flip-flop with reset; negative-edge trigger@en-us 74HC(T)107 - Dual JK flip-flop with reset; negative-edge trigger@en-us - 74HC(T)107 - Dual JK flip-flop with reset; negative-edge trigger@en-us -
Base Number Matches 1 1 - - 1 1 1
解疑
基于AD转换的无线视频传输方案设计应该怎么设计,请大神帮忙...
一切从零开始 无线连接
RealViewMDK提供搜索功能的帮助出来了!
转贴:点击这里进行下载...
dcyeahnet stm32/stm8
芯币怎么赚啊!我的越来越少了
芯币怎么赚啊!我的越来越少了...
h15074031 单片机
SparkRoad-V热成像多调色板拼屏显示
上次完成SparkRoad显示热成像数据到显示器上安路SparkRoad-V热成像数据采集与显示,因为显示器最小分辨率只能设计成640*480,热成像的分辨率是324*256不做插值只能在显示器上显示一小部分效果不 ......
littleshrimp 国产芯片交流
在直流电源电路中怎样确定滤波电容的范围?
书上说根据负载电阻确定滤波电容的范围,但电路中往往是一大串芯片,怎麽知道负载电阻从而确定滤波电容的容量值范围?...
xdyc2004 模拟电子
保护您的 IP 核 - 第一部分 软IP核,第三章:硬件设计的混淆 结构或布局级硬件
保护您的 IP 核 - 第一部分 软IP核,第三章:硬件设计的混淆 结构或布局级硬件 (IP) 混淆 结构混淆是在不干扰功能行为的情况下通过架构转换隐藏集成电路 (IC) 身份的过程。换 ......
modemdesign 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 672  2335  2361  2341  913  14  48  19  55  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved