电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

536FB000305DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小600KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

536FB000305DG在线购买

供应商 器件名称 价格 最低购买 库存  
536FB000305DG - - 点击查看 点击购买

536FB000305DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

536FB000305DG规格参数

参数名称属性值
类型XO(标准)
频率156.2578MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Ordering Information:
Enterprise servers
Networking
Telecommunications
See page 7.
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.3 6/18
Copyright © 2018 by Silicon Laboratories
Si535/536
2N54582和N5460的替代
从未用过场效应管,所知甚少,去本地市场了解也没有人卖过,特请教诸位: 1,不知道时下常用场效应管是些什么型号?(我看到这个电路只是针对输入的低频信号,对功率也没有要求) 2,不知道可 ......
liweiliang 模拟电子
DSP程序结构编程注意事项
如果程序的编写能够在一定程度上与DSP的结构相适应,利用C编译器的优化功能就可以在程序级的基础上大大提高算法的性能。具体如下: (1) 尽量使用int 类型中间变量 在图像处理程序中,数据 ......
Aguilera DSP 与 ARM 处理器
splce20
vs2005 wm5.0 在模拟器中安装了sqlce20.ppc.wce5.armv4i.cab 和sqlce20.dev.ppc.wce5.armv4i.cab 查看**.sdf文件时弹出下面的错误: Error: 0x80004005 E_FAIL Nativ Error :25011 D ......
laker28 嵌入式系统
实用新式电子设计400例PDF
...
Jackwin 综合技术交流
【MSP430 编译器使用经验】再次使用CCS-后续
本帖最后由 啸风916636 于 2014-8-17 23:19 编辑 由于之前发的帖子时间长了,不能再次编辑了 已经好久没使用过CCS了,上次使用还是G2的时候,那是CCS才5.01,今天从官网下载了最新版本, ......
啸风916636 微控制器 MCU
IIR滤波器零相位数字滤波及其应用
IIR滤波器零相位数字滤波及其应用 作者姓名:樊新海 安钢 张传清所属杂志:《国外电子测量技术》杂志所属期号: 2005第8期 摘要: 本文介绍了一种利用Delphi7实现数字滤波 ......
fighting 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 143  7  2219  1415  2625  49  57  2  20  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved