电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

535FB159M375DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小600KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

535FB159M375DG在线购买

供应商 器件名称 价格 最低购买 库存  
535FB159M375DG - - 点击查看 点击购买

535FB159M375DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

535FB159M375DG规格参数

参数名称属性值
类型XO(标准)
频率159.375MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Ordering Information:
Enterprise servers
Networking
Telecommunications
See page 7.
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.3 6/18
Copyright © 2018 by Silicon Laboratories
Si535/536
基于FPGA的棋类比赛计时器
学校没教过FPGA/CPDL这门课程,但是毕业设计却要我做这个题目。我真是一头雾水。每个人个都在工作阶段了,难道要我花一段时间来学一门课程再完成一个设计吗?抽到题目是我在忙考研,考研失败了 ......
wishtiger FPGA/CPLD
求拟合和高通滤波程序
之前没有做过算法,希望大家若有这类程序,借我看看。。。。{:1_101:} ...
大家都是好朋友 DSP 与 ARM 处理器
[提问]有关WINCE下DS编程
下午花了3个多小时搭建DS开发环境 一开始包含头文件 streams.h 出现一大堆的重定义问题 查询资料后是库文件载入优先DX的目录即可 更正后还剩下2个错误 d:\dxsdk\include\strmif.h(6166) : er ......
ggggds 嵌入式系统
基于W78E54B单片机电话计费器的设计
本文简单介绍了基于W78E54B单片机设计的单路电话计费器。本计费器特点是低成本,可配置性好,可适应各种不同的费率要求,计费器自动识别所拨号码,实现自动计费。...
zzzzer16 单片机
EEWORLD下载中心专题资源---模块化编程技术知识专题
EEWORLD下载中心专题资源---模块化编程技术知识专题 模块化程序设计---这个概念几乎是在每个刚接触软件编程时就会被不断提醒的。提倡模块化编程的人往往会这样说:模块化可以降低程序 ......
tiankai001 下载中心专版
【Silicon Labs BG22-EK4108A 蓝牙开发评测】+开发板的firmware升级
本帖最后由 北方 于 2022-1-13 12:20 编辑 开发板的firmware升级 1. 因为多次出现firmware的升级提示,干脆还是找机会升级吧。进入launch启动页面,点击显示安全FW,显示当前版本和即将升 ......
北方 Silicon Labs测评专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2269  1541  1393  895  2232  20  38  2  26  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved