电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

535FB150M000DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小600KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

535FB150M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
535FB150M000DG - - 点击查看 点击购买

535FB150M000DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

535FB150M000DG规格参数

参数名称属性值
类型XO(标准)
频率150MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Ordering Information:
Enterprise servers
Networking
Telecommunications
See page 7.
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.3 6/18
Copyright © 2018 by Silicon Laboratories
Si535/536
给出所有的分,求解2K大小页面USB的驱动问题。
NAND盘是K9F2G08系列的,程序从512K的页面驱动修改,是否最基础的操作就是对页了?那么所说的1个页分为4个区,64BYTE的SPARE区也分为4个16BYTE的SPARE。这些如何实现?是不是MAIN页就不需要管51 ......
chenpeng1210 嵌入式系统
。。。。
。。。。。。。。。。第一篇日志...
荷马111 聊聊、笑笑、闹闹
C/C++的主函数为什么返回0
在C++或则C中,不同的开发平台有不同的main函数形式。 1.int main(); 1.1 int说明返回值是int型,在结束函数时需要使用return关键字来返回一个int型值。 一般正常返回时使用return 0; 1. ......
Jacktang DSP 与 ARM 处理器
谐波控制
用ATT7022B如何对谐波进行检查,校验之类的操作...
iaiwork21 嵌入式系统
出一块ARM S3C2410+ALTERA EP1C6Q240C8开发板
前个礼拜心热来潮收一块ARM S3C2410+ALTERA EP1C6Q240C8开发板。从来没接触过ARM和FPLD。收的时候没任何资料,回来研究一天实在玩不动。现在转让。这是一个简短介绍 http://manage.future.org.c ......
boming 淘e淘
锁相环的原理推荐书
大家有什么好的书籍推荐啊?关于锁相环的...
kyky11 ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2742  346  2628  2712  1429  28  7  14  36  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved