电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

535BB212M500DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小600KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

535BB212M500DG在线购买

供应商 器件名称 价格 最低购买 库存  
535BB212M500DG - - 点击查看 点击购买

535BB212M500DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

535BB212M500DG规格参数

参数名称属性值
类型XO(标准)
频率212.5MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Ordering Information:
Enterprise servers
Networking
Telecommunications
See page 7.
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.3 6/18
Copyright © 2018 by Silicon Laboratories
Si535/536
揭秘:RF频谱中的干扰问题
在网络管理员努力理解 RF 频谱中的干扰问题时,他们会听到有关干扰对无线网络的影响的传言。   此白皮书帮助揭密网络管理员在探索干扰问题时遇到的 10 大传言。   作为一名网络管理 ......
小瑞 无线连接
电子设计工程常用应用问答20篇. 下
电子设计工程常用应用问答20篇. 下 上下一起下才可以用!...
fighting 模拟电子
哪位高手能给我一下这个芯片的资料.谢谢
哪位高手能给我一下这个TLV320AIC23芯片的资料.谢谢...
xyj_70 嵌入式系统
基于MAX197的温湿度采集系统
哪位大侠帮下啊??:handshake...
lingfeilee 单片机
串口与modem流量控制大全(2)
PC端处理: 本端发送 当 发现(不一定及时发现) CTS (-3V to -15V)无效时,停止发送, 当 发现(不一定及时发现) CTS (3V to 15V)有效时,恢复发送; 本端 ......
wateras1 无线连接
关于MOS管开关波形不是标准方波的问题求助
我做的半桥逆变电路,直流母线电压是400V,用IR2110驱动芯片,如图所示:212842,在测试过程中出现MOS管的波形不是标准的方波,而是出现开启和关断的时间都挺长的,如图所示是上管的DS波形:212 ......
世界的城 模拟电子

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1863  297  60  1411  397  39  40  6  28  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved