电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA26M0000DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SA26M0000DG在线购买

供应商 器件名称 价格 最低购买 库存  
530SA26M0000DG - - 点击查看 点击购买

530SA26M0000DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530SA26M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率26 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
WinCE大牛看过来,项目求助
项目外包: 新唐公司的ARM9芯片NUC972DF62Y,工业级AMR9芯片,主频300MHz,内建16KB I-cache,16KB D-cache, 内部集成一颗DDR2。 现在需要在这个芯片上跑WINCE6.0系统。 需要找人做这个WINC ......
wq2005 嵌入式系统
基于msp430g2553数码管
其中,按键按一次数码管变化一次 #include "msp430g2553.h"#define uint unsigned int#define uchar unsigned charvoid delay(uint z);int num,wei;unsigned long i;uchar table={0x3f,0x06, ......
tcvsdonnnie 微控制器 MCU
关于msp430不同型号产品的程序移植
各位, 我想把msp430 g2553的程序,移植到msp430 f6638上面。 但不从下手,不知道各位有没有什么好建议? ...
magic_zjz 微控制器 MCU
请教一下TIDSP有没有官方列程啊!
请教一下TIDSP有没有官方列程啊!28027的谁有吗!能给我一份吗...
竹林海宝 微控制器 MCU
LCD的显示问题
我用的5*8的点阵想显示自定义字符,我不知道怎么把自定义的字符写入CGRAM. 那个朋友做过的请指点一下.我用的单片机是PIC18F4520 LCD是:LMB202DDC...
zjj0001 嵌入式系统
【每日一问】新一轮值班表
经过上一个月的验证,我们每日一问活动取得了良好的效果,广大坛友可以从中学到很多知识,不但可以增加自己的专业知识还可以增加一些其他方面的知识来扩展自己的知识面,这也正是这个活动的意义 ......
wanghongyang 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 194  531  705  350  1928  4  11  15  8  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved