电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA33M3330DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530BA33M3330DG在线购买

供应商 器件名称 价格 最低购买 库存  
530BA33M3330DG - - 点击查看 点击购买

530BA33M3330DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530BA33M3330DG规格参数

参数名称属性值
类型XO(标准)
频率33.333MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
【推荐-信盈达】深圳单片机培训PIC单片机培训!
1. 培训目标: 通过必要的基础理论教学与大量的实践练习环节相结合,使学员快速掌握PIC,并具 有较强的综合运用能力,从而培养成为具有良好的实际操作能力、设计能力的开拓性电 子应用人 ......
tiao58 Microchip MCU
pxa270 wince5.0 Eboot mmu问题
最近做pxa270 bsp开发,他们给的是ads的bootloader,我们要移植到PB上去。 用wince5.0建了个eboot,在starup.s里面enable mmu之后,虚地址可以使用了。 但是跳转到main.c之后,虚地址用不了了 ......
sdlmhjs 嵌入式系统
MSP-EXP430G2 LaunchPad:查看MCLK、SMCLK、ACLK默认时钟频率
摘要: 本文详细讲述了如何查看MSP430G2231MCLK、SMCLK、ACLK默认时钟频率,最后给出FLASH时序控制发生器频率设置例子。 注:本文是基于开发板MSP-EXP430G2 LaunchPad,其MCU型号是MSP430G ......
tiankai001 微控制器 MCU
复杂RF环境下的RFID测试挑战
随着设备价格的下降及全球市场扩大,RFID应用正面临飞速发展。嵌入式RFID的使用量不断提高,随着泛在ID中心(UbiquitousIDCenter)和T引擎论坛(T-EngineForum)等协调性机构的形成,GSM协会现已支 ......
xtss 无线连接
STM32万年历
怎么时间不走动,刚学32不久,下载的别人的程序,谁能帮我看看问题出在哪里了?谢谢大家 ...
mhl1010 stm32/stm8
Windows CE6.0体系结构对以前版本有哪些改进
如题...
cecilecheung 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1196  2779  1231  2727  2801  2  37  17  58  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved